将C算法转换为Verilog HDL实现的一种改进方法
将C算法转换为Verilog HDL实现的一种改进方法中文期刊文章
One improved method for transforming C language algorithm to HDL hardware implementation
作 者:贺敬凯
E Jingkai ( College of Electronics and Communications Technology, Shenzhen Institute of Information Technology, GuangDong, ShenZhen 518172, P.R.China )
作者机构:深圳信息职业技术学院电子与通信学院,广东深圳518172
出 版 物:《深圳信息职业技术学院学报》 (深圳信息职业技术学院学报)
年 卷 期:2014年 第3期
摘 要:
本文在分析软件算法和硬件实现的不同特点的基础上,结合C语言算法和HDL硬件实现的特点,提出了将C算法转换为HDL实现的一种改进方法。
通过求最大公因数的例子,说明了改进前后的方法在资源利用和最大工作频率方面的差距并不是很明显,但改进后的方法比改进前的方法简洁实用,易于理解和操作。
本文提出的改进方法优势明显,具有更广泛的应用前景,对于一般C语言算法的硬件实现具有适用性和指导意义。
页 码:45-48页
主 题 词: 算法 HDL 硬件实现 循环结构 选择结构 顺序结构
algorithm based on C HDL hardware implementation cycle structure selective structure sequentialstructure
学科分类:TP312
核心收录:暂无
将C算法转换为Verilog HDL实现的一种改进方法
p1
将C算法转换为Verilog HDL实现的一种改进方法
p2
将C算法转换为Verilog HDL实现的一种改进方法
p3
将C算法转换为Verilog HDL实现的一种改进方法
p4
将C算法转换为Verilog HDL实现的一种改进方法
页:
[1]