一种新的可重复读取的同步FIFO的设计
一种新的可重复读取的同步FIFO的设计中文期刊文章
A NOVE RE-READABLE SYNCHRONOUS FIFO DESIGN
作 者:陈效军 周国祥
CHEN Xiao-jun ZHOU Guo-xiang (1 College of Computer & Information, Hefei University of Technology, Hefei Anhui 230009) (2 Foundation Experiment & Practice Teaching Center, Hefei University, Hefei Anhui 230601 )
作者机构:合肥工业大学计算机与信息学院,安徽合肥230009 合肥学院基础教学和实验中心,安徽合肥230601
出 版 物:《巢湖学院学报》 (巢湖学院学报)
年 卷 期:2012年 第3期
摘 要:
阐述了一种用于暂存数据的具有可重复读取特性的同步FIFO的设计。
在一般同步FIFO结构的基础上,提出数据底部指针概念。
在控制逻辑的控制下,读指针可以自动返回内部逻辑产生的数据底部,或者由外部设置为数据底部指针,实现同步FIFO中存储的数据可被重复读取的功能。
文中给出相关部分的Verilog代码及仿真结果。
页 码:30-33页
主 题 词: 同步FIFO 可重复读取 Verilog
synchronous FIFO re-readable Verilog
学科分类:TN492
核心收录:暂无
一种新的可重复读取的同步FIFO的设计
p1
一种新的可重复读取的同步FIFO的设计
p2
一种新的可重复读取的同步FIFO的设计
p3
一种新的可重复读取的同步FIFO的设计
p4
一种新的可重复读取的同步FIFO的设计 一种新的可重复读取的同步FIFO的设计
页:
[1]