fpga_feixiang 发表于 2018-9-10 16:28:26

蜂鸣器原理

        蜂鸣器原理:
蜂鸣器的原理是非常简单的,我们所要了解的就是它能在不同频率脉冲下产生不同的音调,开发板的时钟频率是50MHZ,所以事先我们先进行分频在可听到的声音范围内可自由设置分频系数;设置通过按键来调节声音的频率,来改变音调,本实验中蜂鸣器连接图。

蜂鸣器连接图
如图所示,蜂鸣器的正极接到VCC(+5V)电源上面,蜂鸣器的负极接到三极管的发射极E,三极管的基级B经过限流电阻后由FPGA的引脚控制,当IO口输出高电平时,三极管截止,没有电流流过线圈,蜂鸣器不发声;当输出低电平时,三极管导通,这样蜂鸣器的电流形成回路,发出声音。
程序中改变FPGA的IO输出波形的频率,就可以调整控制蜂鸣器音调。另外,改变IO输出电平的高低电平占空比,则可以控制蜂鸣器的声音大小,本实验我们仅改变音调,不改变声音大小。

zhangyukun 发表于 2018-9-11 09:19:28

蜂鸣器原理

晓灰灰 发表于 2018-9-11 09:50:12







蜂鸣器原理
页: [1]
查看完整版本: 蜂鸣器原理