EDA软件巡礼7:Libero IDE
本帖最后由 lcytms 于 2019-2-24 10:11 编辑EDA软件巡礼7:Libero IDE
参考链接:https://baike.baidu.com/item/Libero/8468243?fr=aladdin
https://www.microsemi.com/product-directory/design-resources/1751-libero-ide
Libero 集成设计环境 (IDE) 是Actel针对其所有FPGA设计的一套完备的软件工具套件。
Libero IDE能快速有效地管理整个设计流程,从设计、综合和仿真,到基础规划、布局布线、时序约束和分析、功率分析以及程序文件生成。
Libero的第二代智能设计工具SmartDesign为轻松创建完整的、基于简单和复杂处理器的系统级芯片 (SoC) 设计提供了有效的方法。
要了解有关SmartDesign的更多信息,请访问SmartDesign 网页 (英文)。
Libero IDE针对Actel的低功耗 Flash FPGA系列产品 (包括IGLOO、ProASIC3L及低功耗FPGA系列的最新成员 IGLOO PLUS) 提供全面的功率优化和分析工具。
Libero IDE 提供来自Mentor Graphics、SynaptiCAD和 Synplicity等领先EDA厂商的最新及最佳FPGA开发工具。
这些工具与Actel开发的工具相结合,可让用户快速轻松地管理Actel FPGA设计。
Libero IDE具有直观的用户界面及功能强大的设计管理器,可引导用户完成设计过程、组织设计文件及实现不同开发工具间的无缝衔接交换。
软件特点
功能强大的 项目和设计流程管理整套集成设计输入工具和设计方法:
SmartDesign 图形化SoC设计生成功能,能够自动抽象出HDL代码内核目录和配置功能HDL和HDL模板"用户定义构件"生成功能,实现设计重用
ViewDraw原理图捕捉工具Actel 提供的各种单元库
Synplify/Synplify Pro AE综合工具全面优化 Actel FPGA器件的性能和面积利用率
Synplify DSP AE在Simulink环境中实现高层DSP优化测试平台生成功能,包括通过WaveFormer Lite AE实现模拟激励。
还可用SynaptiCad的高级模拟激励功能
ModelSim VHDL或Verilog代码综合和布局后的行为仿真功能
Designer工具提供的物理设计实现、基础规划、物理约束以及布局功能
时序和功率驱动的布局布线针对时序约束管理和分析的SmartTime环境
SmartPower针对实际或"假设"应用场景提供全面的功率分析
具有与FlashPro和Silicon Sculptor编程软件的接口
针对Actel闪存设计的Identify AE调试软件
针对Actel反熔丝设计的Silicon Explorer调试软件
支持Windows和Linux操作系统。
本帖最后由 lcytms 于 2019-2-24 10:13 编辑
参考链接:https://www.microsemi.com/product-directory/design-resources/1751-libero-ide
官网介绍
Libero IDE
Microsemi的Libero®IDE软件版本可用于设计Microsemi Rad-Tolerant FPGA,Antifuse FPGA和Legacy&Discontinued Flash FPGA,并管理从设计输入、综合和仿真到布局布线、时序和功耗分析的整个设计流程。
PCN 1108:Libero IDE中的硅系列支持。
对于其他系列,请使用Libero SoC Design Suite或Libero SoC PolarFire,有关详细信息,请参阅设备支持选项卡。
注意:Libero许可证选项正在更改,如客户通知CN17012中所示。
这些更改于2017年3月13日发布的Libero SoC v11.8生效。
Libero IDE软件功能:
强大的项目和设计流程管理
全套集成设计输入工具和方法:
SmartDesign图形SoC设计创建,自动抽象到HDL
IP核目录和配置
用户定义的块创建流程,用于设计重用
Synplify Pro ME综合完全优化了Microsemi FPGA器件性能和面积利用率
Synphony Model Compiler ME在Simulink®环境中执行高级综合优化
Modelsim ME VHDL或Verilog行为,后综合和布局后模拟功能
物理设计实施,布局规划,物理约束和布局
定时驱动和电源驱动的布局布线
SmartTime环境用于时序约束管理和分析
SmartPower为实际和“假设”功率方案提供全面的功率分析
与FlashPro程序员的接口
用于Microsemi闪存设计的路径上片上调试工具和识别ME调试软件
用于Microsemi反熔丝设计的Silicon Explorer II调试软件
Microsemi's Libero ® IDE software release for designing with Microsemi Rad-Tolerant FPGAs, Antifuse FPGAs and Legacy & Discontinued Flash FPGAs and managing the entire design flow from design entry, synthesis and simulation, through place-and-route, timing and power analysis. PCN 1108: Silicon Family Support in Libero IDE.
For other families please use Libero SoC Design Suite or Libero SoC PolarFire, see Device Support tab for details.
Note: Libero license options are changing as indicated in Customer Notification CN17012. These changes came into effect with Libero SoC v11.8 released on 13th March, 2017.
Libero IDE Software Features:
Powerful project and design flow management
Full suite of integrated design entry tools and methodologies:
SmartDesign graphical SoC design creation with automatic abstraction to HDL
IP Core Catalog and configuration
User-defined block creation flow for design re-use
Synplify Pro ME synthesis fully optimizes Microsemi FPGA device performance and area utilization
Synphony Model Compiler ME performs high-level synthesis optimizations within a Simulink® environment
Modelsim ME VHDL or Verilog behavioral, post-synthesis and post-layout simulation capability
Physical design implementation, floorplanning, physical constraints, and layout
Timing-driven and power-driven place-and-route
SmartTime environment for timing constraint management and analysis
SmartPower provides comprehensive power analysis for actual and "what if" power scenarios
Interface to FlashPro programmers
Post-route On Chip Debug Tools and Identify ME debugging software for Microsemi flash designs
Silicon Explorer II debugging software for Microsemi antifuse designs
本帖最后由 lcytms 于 2019-2-24 16:05 编辑
参考链接:https://www.microsemi.com/document-portal/doc_view/130848-libero-ide-v9-1-user-s-guide
Libero IDE v9.1
User’s Guide
用户手册
libero_ide_ug.pdf
EDA软件巡礼7:Libero IDE
EDA软件巡礼7:Libero IDE 本帖最后由 lcytms 于 2019-2-24 14:51 编辑
参考链接:https://www.microsemi.com/document-portal/doc_view/131533-microsemi-libero-ide-quick-start-guide-tutorial
Libero® IDE Quick Start Guide
for Software v9.0
libero_ide_gettingstarted_ug.pdf
本帖最后由 lcytms 于 2019-2-24 16:28 编辑
参考链接:http://video.gongkong.com/me/?id=ActelLibero2010
ActelLibero2010的播客
视频描述:
Libero IDE 提供来自Mentor Graphics、SynaptiCAD和 Synplicity等领先EDA厂商的最新及最佳FPGA开发工具。
这些工具与Actel开发的工具相结合,可让用户快速轻松地管理Actel FPGA设计。
Libero IDE具有直观的用户界面及功能强大的设计管理器,可引导用户完成设计过程、组织设计文件及实现不同开发工具间的无缝衔接交换。
Libero视频(1)Actel FPGA集成开发环境Libero IDE概述 视频链接:http://video.gongkong.com/detail/7090.htm
Libero视频(2)Actel Libero集成开发环境中Designer应用与提高 视频链接:http://video.gongkong.com/detail/7091.htm
Libero视频(3)Actel Libero集成开发环境中FlashPro应用与提高 视频链接:http://video.gongkong.com/detail/7092.htm
Libero视频(4)Actel Libero集成开发环境中Identify应用与提高 视频链接:http://video.gongkong.com/detail/7093.htm
Libero视频(5)Actel Libero集成开发环境中ModelSim应用与提高 视频链接:http://video.gongkong.com/detail/7094.htm
Libero视频(6)Actel Libero集成开发环境中Smartdesign应用与提高 视频链接:http://video.gongkong.com/detail/7095.htm
Libero视频(7)Actel Libero集成开发环境中Synplify应用与提高 视频链接:http://video.gongkong.com/detail/7096.htm
Libero视频(8)Actel Libero集成开发环境中WaveFomer应用与提高 视频链接:http://video.gongkong.com/detail/7097.htm
本帖最后由 lcytms 于 2019-2-24 16:30 编辑
ActelLibero2010
Libero视频(1)Actel FPGA集成开发环境Libero IDE概述
视频链接:http://video.gongkong.com/detail/7090.htm
下载地址:http://flv.gongkong.tv/gjcd355jh5b54h0hd5b.flv
视频介绍
来源:ActelLibero2010 时间:2010/12/15
Libero 集成设计环境 (IDE) 是Actel针对其所有FPGA设计的一套完备的软件工具套件。
Libero IDE能快速有效地管理整个设计流程,从设计、综合和仿真,到基础规划、布局布线、时序约束和分析、功率分析以及程序文件生成。
Libero的第二代智能设计工具SmartDesign为轻松创建完整的、基于简单和复杂处理器的系统级芯片 (SoC) 设计提供了有效的方法。
Libero IDE针对Actel的低功耗 Flash FPGA系列产品 (包括IGLOO、ProASIC3L及低功耗FPGA系列的最新成员 IGLOO PLUS) 提供全面的功率优化和分析工具。
本帖最后由 lcytms 于 2019-2-24 16:32 编辑
ActelLibero2010
Libero视频(2)Actel Libero集成开发环境中Designer应用与提高
视频链接:http://video.gongkong.com/detail/7091.htm
下载地址:http://flv.gongkong.tv/gfec87aa2473d62ic7h.flv
视频介绍
来源:ActelLibero2010 时间:2010/12/18
Libero 集成设计环境 (IDE) 是Actel针对其所有FPGA设计的一套完备的软件工具套件。
Libero IDE能快速有效地管理整个设计流程,从设计、综合和仿真,到基础规划、布局布线、时序约束和分析、功率分析以及程序文件生成。
Libero的第二代智能设计工具SmartDesign为轻松创建完整的、基于简单和复杂处理器的系统级芯片 (SoC) 设计提供了有效的方法。
Libero IDE针对Actel的低功耗 Flash FPGA系列产品 (包括IGLOO、ProASIC3L及低功耗FPGA系列的最新成员 IGLOO PLUS) 提供全面的功率优化和分析工具。 ActelLibero2010
Libero视频(3)Actel Libero集成开发环境中FlashPro应用与提高
视频链接:http://video.gongkong.com/detail/7092.htm
下载地址:http://flv.gongkong.tv/k07bigeeihi92f3dfe2.flv
视频介绍
来源:ActelLibero2010 时间:2010/12/16
Libero 集成设计环境 (IDE) 是Actel针对其所有FPGA设计的一套完备的软件工具套件。
Libero IDE能快速有效地管理整个设计流程,从设计、综合和仿真,到基础规划、布局布线、时序约束和分析、功率分析以及程序文件生成。
Libero的第二代智能设计工具SmartDesign为轻松创建完整的、基于简单和复杂处理器的系统级芯片 (SoC) 设计提供了有效的方法。
Libero IDE针对Actel的低功耗 Flash FPGA系列产品 (包括IGLOO、ProASIC3L及低功耗FPGA系列的最新成员 IGLOO PLUS) 提供全面的功率优化和分析工具。
页:
[1]
2