dspmatlab 发表于 2011-7-4 16:40:20

quartusⅡ 里的 chip_planner如何用于布局与局部锁定?

本帖最后由 dspmatlab 于 2011-7-4 17:35 编辑

quartusⅡ:如何在chip_planne里拖动用到的单元来自行优化布局?请教各位高手。

dspmatlab 发表于 2011-7-4 17:40:51

在线等。。。。

至芯汪老师 发表于 2011-7-5 22:32:37

客观来说,布局布线工具已经做得很好了,尤其是xilinx 和altera这两家,自己动手的必要很小,另外如果你还不知道这个,我建议你就先别用这个方法来进行优化了。

dspmatlab 发表于 2011-7-6 09:04:51

回复 3# 至芯汪老师


    谢谢你的回答。
我要用到里面的lcell单元 ,编译后,这些单元会排得杂乱无序,延时有比较大差别,所以想通过自己排序来优化。
想问一下:max3000系列的epm3064a里面有lcell模块吗?

至芯汪老师 发表于 2011-7-6 15:25:15

回复至芯汪老师


    谢谢你的回答。
我要用到里面的lcell单元 ,编译后,这些单元会排得杂乱无序, ...
dspmatlab 发表于 2011-7-6 09:04 http://www.fpgaw.com/images/common/back.gif

里面叫Micro Cell 宏单元

dspmatlab 发表于 2011-7-20 08:59:24

回复 5# 至芯汪老师
fpga的是LE,专用延时单元是lcell。cpld就是你说的宏单元MCELL了。
页: [1]
查看完整版本: quartusⅡ 里的 chip_planner如何用于布局与局部锁定?