m序列的原理以及verilog实现
m序列是最长线性反馈移位寄存器序列的简称。它是由带线性反馈的移存器产生的周期最长的序列。一般来说,一个n级线性反馈移存器可能产生的最长周期等于(2^n -1)。m序列是一种典型的伪随机序列。在通信领域有着广泛的应用,如扩频通信、卫星通信的码分多址(CDMA),数字数据中的加密、加扰、同步、误码率测量等领域。
线性反馈移位寄存器原理方框图
与产生m序列有关的3个方程
1)递推方程
它给出了状态ak和前面n个状态的关系。
2)特征方程(又叫特征方程式)
它决定了移存器的反馈连接和序列的结构。式中x^i仅指明其系数(1或0)代表ci的值,x本身的取值并无实际意义。 m序列的原理以及verilog实现 m序列的原理以及verilog实现 m序列的原理以及verilog实现 VGA图像控制器的CPLDFPGA设计与实现
http://www.fpgaw.com/forum.php?mod=viewthread&tid=140073&fromuid=58166
(出处: fpga论坛|fpga设计论坛)
m序列的原理以及verilog实现
http://www.fpgaw.com/forum.php?mod=viewthread&tid=129596&fromuid=59610
(出处: fpga论坛|fpga设计论坛)
Xilinx FPGA差分时钟转单端时钟设计
http://www.fpgaw.com/forum.php?mod=viewthread&tid=135813&fromuid=58166
(出处: fpga论坛|fpga设计论坛)
页:
[1]