fpga论坛|fpga设计论坛's Archiver
论坛
›
FPGA技术交流
› DDS基本原理
fpga_feixiang
发表于 2020-6-22 21:50:39
DDS基本原理
通过MATLAB可以生成一组2^N个点的正弦波查找表,如果系统时钟(Fclk)按地址加1的顺序循环读取ROM查找表的值,则可以产生一个周期为fclk/2^N的一个正弦波信号(称为基频)。因为系统时钟不能改变,而如果想得到更高频率的信号,可以通过减少输出ROM查找表的点的方法(跳过ROM表中的一些值)来加快ROM表周期读取实现,而如果想得到更低的频率,则可以通过重复输出一个点的值来减慢ROM表周期的读取来实现。
————————————————
页:
[1]
查看完整版本:
DDS基本原理