Verilog中的注释
Verilog代码中的注释和c++语言相同,分为短注释(//)和长注释(/* … */)。短注释通常放在每行代码的后面或上面,用来注释这行代码的功能。长注释一般在module的开始处,用来说明模块的功能。比如下面四位全加器代码中的注释。复制代码
/*
通过实例化全加器模块实现四位加法的功能。
输入:cin,进位
x, y 被加数和加数
s 和
cout 进位
*/
module adder4(cin, x, y,s,cout);
input cin;
input x;
input y;
output s;
output cout;
wire c; //内部线网类型信号c,用来存储串行进位
fulladd stage0(.cin(cin),.x(x),.y(y),.s(s),.cout(c));
fulladd stage1(.cin(c),.x(x),.y(y),.s(s),.cout(c));
fulladd stage2(.cin(c),.x(x),.y(y),.s(s),.cout(c));
fulladd stage3(.cin(c),.x(x),.y(y),.s(s),.cout(cout));
endmodule Verilog中的注释 Verilog中的注释
页:
[1]