夏宇闻老师在就业班的开课致词
夏宇闻老师——毕业于清华大学,北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家,与国际设计界有密切的技术联系。国内最早推广VERILOG设计方法,曾获得包括国家发明二等奖在内的多项国家级奖励,是业界公认的FPGA培训大师。 夏宇闻老师为VERILOG设计方法在中国的推广和应用做了大量工作,曾编写和翻译的著作有《 Verilog 数字系统设计教程》、《SystemVerilog 验证方法学》和《数字逻辑基础与Verilog设计》等,为VERILOG设计方法在中国的推广和发展作出了卓越的贡献。夏老师严谨负责,离休后仍贡献余热,担任北京至芯FPGA培训中心顾问。为助力坛子里的朋友学习、研究FPGA,至芯特邀夏老师在至芯FPGA论坛开设专栏,与大家探讨FPGA学习中的各种问题。
大家在FPGA设计学习中遇到任何问题,欢迎一起探讨!
夏宇闻老师在就业班的开课致词 夏宇闻老师在就业班的开课致词 66666666666666666 ~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~ ~~~~~~~~~~~~~~~~~~~~ 夏宇闻老师在就业班的开课致词 关于就业班培训结束之后的技术支持与服务:
签订就业合同如下: ~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~ 夏宇闻老师在就业班的开课致词
页:
[1]
2