linhuipin
发表于 2012-5-15 20:16:00
论坛还是做得不好 大写FPGA 害的我搞了半天
chenbingen
发表于 2012-7-15 15:25:27
verilog编写的程序有四段数码管分别显示1234,然后又显示5678,就这样循环下去?
module s4_7seg(clk,rst,
s0,s1,s2,s3,
d0,d1,d2,d3,d4,d5,d6,d7
);
input clk,rst ;
output s0,s1,s2,s3 ;
output d0,d1,d2,d3,d4,d5,d6,d7 ;
reg state ;
reg sn ;
reg data ;
reg cnt ;
wire s0,s1,s2,s3 ;
wire d0,d1,d2,d3,d4,d5,d6,d7 ;
assign {s3,s2,s1,s0} = sn ;
assign {d7,d6,d5,d4,d3,d2,d1,d0} = data ;
always @ ( posedge clk )
if( !rst )
cnt<=16'b0;
else
cnt<=cnt+3'b1;
wire clk_slow = cnt ;
always @ ( posedge clk_slow or negedge rst )
if( !rst )
state<=3'b000;
else
state<=state+3'b001;
always @ ( posedge clk_slow or negedge rst )
if( !rst )
begin
sn<=4'b0;
data<=8'b0;
end
else
case(state)
3'b000:
begin
sn<=4'b0001;
data<=8'b0110_0000;
end
3'b001:
begin
sn<=4'b0010;
data<=8'b1101_1010;
end
3'b010:
begin
sn<=4'b0100;
data<=8'b1111_0010;
end
3'b011:
begin
sn<=4'b1000;
data<=8'b0110_0110;
end
3'b100:
begin
sn<=4'b0001;
data<=8'b1011_0110;
end
3'b101:
begin
sn<=4'b0010;
data<=8'b1011_1110;
end
3'b110:
begin
sn<=4'b0100;
data<=8'b1110_0000;
end
3'b111:
begin
sn<=4'b1000;
data<=8'b1111_1110;
end
endcase
endmodule
这是我自己编写的一段程序,但只有前三个数码管显示123,567,第四个数码管不显示,按照程序应该显示1234,5678的,请哪个大神帮帮忙看看是哪出了问题?
fhpueizs
发表于 2012-8-11 03:53:09
简单加速器,
Anna
发表于 2012-12-27 15:37:47
对阿第一次 大写 不成功 郁闷阿
Adamancy
发表于 2012-12-27 15:58:25
:'( 注册了好久阿
rock
发表于 2012-12-27 16:09:41
注册很难阿可不可以 搞简单点阿
墨落霜
发表于 2012-12-29 17:02:25
推荐不要用360浏览器。。用IE
Sunlife
发表于 2013-5-21 22:35:48
推荐不要用360浏览器。。用IE
碎碎念
发表于 2013-7-18 10:48:40
这个论坛很好很强大
xdhco
发表于 2013-9-24 21:41:29
论坛发帖40元500贴,贴发往500个不同论坛!
营销推广,推广产品,论坛外链,事件曝光,维权!
专业代发论坛,在论坛发贴子!40元发500个贴子,一个贴子平均8分钱,即8分钱一贴。最专业、最低价的代发贴子团队!
http://www.6697.cc/
联系QQ343965309