老怪甲
发表于 2010-5-12 10:42:29
Verilog实现的DDS正弦信号发生器和测频测相模块
本帖最后由 fpgaw 于 2011-5-4 17:42 编辑
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示
meng454619501
发表于 2010-5-31 17:33:24
呵呵,不错,顶起
llkk1369
发表于 2010-5-31 22:41:49
谢谢楼主!!
:)
zou
发表于 2010-8-21 09:05:36
看看!!!
pgfzhy
发表于 2010-8-30 20:12:34
好东西,谢楼主啊,下载了
ltjliao
发表于 2010-9-1 11:53:44
不错,好东西
393698619
发表于 2010-9-9 19:43:22
谢谢诶了哟哈啊哈
ljb446895352
发表于 2010-9-28 21:20:08
谢谢楼主啊@@!@@!!!!!!!
qixi777000
发表于 2010-9-30 10:58:24
谢谢楼主。
hphorton
发表于 2010-10-2 20:28:27
找到了,但是找完了,不过还是谢谢楼主了!