a11835 发表于 2012-2-29 17:38:26

新人问个问题

我想做一个频率计
clk是信号,
en是一个0.5hz的时钟,
load=~en,
clr=(load&~clk0(一个1hz的时钟))
module pi(clk,en,clr,load,c);
input clk,en,clr,load;
output c;

reg a0;reg a_0;
always @(posedge clk or posedge clr)


begin
if (clr) a0<=4'b0000;
else if (en)
begin if (a0==4'b1001)
begin
a0<=4'b0000;a_0=1;end
else a0<=a0+1'b1;end
end




reg a1;reg a_1;
always @(posedge a_0 or posedge clr)
begin if (clr) a1<=4'b0000;
else if (en)
begin if (a1==4'b1001)begin
a1<=4'b0000;a_1<=1;end


else a1<=a1+1'b1;end
end

reg a11;reg a_11;
always @(posedge a_1 or posedge clr )
begin if (clr) a11<=4'b0000;
else if (en)


begin if (a11==4'b1001)begin
a11<=4'b1001;a_11<=1;end
else a11<=a11+1'b1;end
end


reg a3;
always @(posedge a_11 or posedge clr)
begin
if (clr) a3<=4'b0000;
else if (en)


begin if (a3==4'b1001)
a3<=4'b0000;
else a3<=a3+1'b1;end end

reg c;
always @(posedge load )

begin if (load )c<={a3,a11,a1,a0};
end endmodule
这是我写的程序,clk的频率一旦超过1.5khz就显示为1900;
小于1.5khz的话误差很大,请问一下是啥问题

fpgaw 发表于 2012-3-1 09:09:33

http://www.fpgaw.com/thread-14188-1-1.html请将问题发到这里

yuxuejun1123 发表于 2012-3-23 11:32:30

很显然嘛,频率计是需要很精准的时钟的,越高越好,因为可以计算,如果时钟的周期是T,那么误差是T/2;如果基准时钟比较小,那么T/2越大,也就是误差越大

zombes 发表于 2012-3-23 22:41:30

仿真一下,看看a_0没有初值,变为1时,就再也变不成0了;同理a_11等

另外开始没搞懂为什么这个多段,仔细看原来是转换成10进制输出啊,先统一进行计数,最后将最大计数转换成10进制输出也行啊(不过还是没搞懂为什么要10进制输出),关于3楼的问题,你可以多取几次取平均值

always @(posedge i_clk_measure)                                // 带测量时钟信号
begin
        if(~i_clk_ref)                                                        // 1HZ参考时钟
                count <= 32'd0;
        else
                count <= count + 1'b1;                                // 计数值 ++ ,最终输出count的最大值
end

OK!

wsq19800917 发表于 2012-3-25 15:29:03

楼上的高手啊:)

wsq19800917 发表于 2012-3-25 15:29:13

楼上的高手啊:)
页: [1]
查看完整版本: 新人问个问题