求助,关于RAM
我调用FPGA自带的IP ram核,地址信号好像不起作用,我直接在初始化中给写地址和读地址,一个0,一个三,后面也没给他们递增什么的,按理来说,应该读不出数据,可我控制图像写入,也能读书,无论我怎么给地址信号也没用,好像地址信号时自增的,有人知道这是为什么吗,我不知道这地址应该怎么给, 按照LZ的说法,应该有三个模块,一个写控制模块,一个读控制模块,一个IP CORE的RAM模块。LZ最好用PING-PONG的机制,写了N个之后,向读控制模块发一个中断,读控制模块监测到中断后,再开始读RAM模块,这样应该就没问题了。
页:
[1]