采用Quartus II 5.0软件编译增强技术,提高高密度FPGA设计工作效率
本帖最后由 fpgaw 于 2010-11-18 16:30 编辑采用Quartus II 5.0软件编译增强技术,提高高密度FPGA设计工作效率 666666666666666 状态机的简易RISC-CPU设计
http://www.fpgaw.com/forum.php?mod=viewthread&tid=136918&fromuid=58166
(出处: fpga论坛|fpga设计论坛)
页:
[1]