verilog一个运算符的问题
verilog一个运算符的问题~|这个是缩位运算符或非。在verilog里面这样一个表达式 ~|A=1(注意A的位数随意,可能是7位或者8位不定)。它说明什么?即对于A中的0和1有什么特点?<br>
我举例一下说明:&A=0说明A中至少有一个0,即A各位不全为1。谢谢了 奇偶 校验的作用 或非为1<br>
说明全0 对于bandao 说的奇偶校验我认为不对,奇偶校验往往是计算A,来这个数据的奇偶校验位。LOONG:3个0和4个0的或非结果是不一样的,3个0的或非结果为0。4个0的或非结果为1。继续期待其他不同的解释 不明白楼主说的什么意思<br>
谁说3个0和4个0的或非结果不一样啊<br>
3个0或非等于1,4个等于1,N个也等于1。这个难道有问题吗?<br>
<br>
另外,我想楼主肯定是对这个缩位 或非的计算过程误解了<br>
其实这个运算符,不是第一位和第二位或非,然后和第三位或非……<br>
而是先缩位或<br>
然后总体非<br>
不信你可以实际试一下 我的回答是不对 看错了还 以为是异货啊 <br>
<br>
<br>
不知道LOONG说对不对 期待 中............... 总于查到资料了 LOONG完全正确 以前我也是和楼住一样认为的<br>
<br>
我晕啊 ~~~~~~~~ 我觉得& |是verilog中很bt的操作符……所有的位一起与或者或…… 但是却是很好用,很有用的操作符哦 原来这样。多谢LOONG。明白了。再次感谢
页:
[1]
2