老怪甲 发表于 2010-7-1 11:20:09

请教如何提高FPGA采样频率,162M以上跑的了吗?

我用的FPGA是EP1C6Q240C8, 对前端一个解码芯片的数据进行采样,现在情况是当解码芯片输出的象素CLK(FPGA就是利用这个CLK采样解码芯片的数据)低于150M的时候图象质量挺好, 但是当CLK调到150,162MHZ时 图象就发现偶偶有不该出现的彩色点闪出,比如本该黑色的地方出现一些蓝色点,我估计是 频率高了 采样不准导致颜色有错误。CLK我反向后情况好了很多,但是仍然不能完全消除彩色噪点。有经验的朋友指点下,这个FPGA实际能稳定跑在多少的采样频率? 如果能跑到我需要的这个频率,那我需要如何优化呢?? 非常感谢!!!

老怪甲 发表于 2010-7-1 11:20:35

换EP1C6Q240C6,将时钟频率设置为162MHZ,重新综合。

老怪甲 发表于 2010-7-1 11:20:37

换EP1C6Q240C6,将时钟频率设置为162MHZ,重新综合。

huawei 发表于 2010-7-3 10:09:41

能说说问题出在哪吗

id0084 发表于 2010-9-21 14:40:21

EP1C6 -8 grade 内部ram clk 最高162 MHz。
如果你用的是内部ram,注意ram的读写信号控制(是在clk的上升沿还是下降沿置位)。

onlineman 发表于 2010-10-6 22:28:46

C8能达到270MHz,C6 能达到330MHz.
我用C8级别的,250MHz采样没出现问题.其它的就不知道了.

hng1123 发表于 2011-4-5 07:08:20

受用了!!!!!!!!!!!!!
页: [1]
查看完整版本: 请教如何提高FPGA采样频率,162M以上跑的了吗?