基于JTAG和FPGA的嵌入式SOC验证系统设计与实现
文章设计采用FPGA、NIOS Ⅱ软核以及定制的J TA G逻辑,构建了一种通用的FPGA 嵌入式验证平台,成功地完成了国产某型DSP 芯片的验证与测试。此验证系统首次建立了从PC 到验证目标系统的完整的数据链路,解决了SOC 验证系统的可重用性和验证数据发送、传输、采集的实时性、准确性及可测性问题。 基于JTAG和FPGA的嵌入式SOC验证系统设计与实现 ~~~~~~~~~~~~~~~~~~~~~~~~~~~~~ 基于JTAG和FPGA的嵌入式SOC验证系统设计与实现 基于JTAG和FPGA的嵌入式SOC验证系统设计与实现 基于JTAG和FPGA的嵌入式SOC验证系统设计与实现 FPGA远程更新之限制条件http://www.fpgaw.com/forum.php?mod=viewthread&tid=130351&fromuid=54563
(出处: fpga论坛|fpga设计论坛)
页:
[1]