IPO 发表于 2010-12-7 09:34:43

FPGA器件的最高工作频率主要受哪些限制?

FPGA器件的最高工作频率主要受哪些限制?

IPO 发表于 2010-12-7 09:35:18

测一个几微秒的脉冲宽度,想用一个脉冲来计数,外部晶振是30M,PLL倍频到100M
作为计数脉冲,这样检测精度为0.01us,显然计数频率越高,精度越高,那PLL倍频最高
频率受什么条件限值呢?
使用的器件是EP2C20Q208C8,C8的器件最高工作频率能到多少呢?

IPO 发表于 2010-12-7 09:35:29

PLL作为一个频率合成器,输出的最高频率是由PLL本身的特性决定的,配置FPGA的PLL时,不合适的频率范围,工具软件会报错的.所以说,PLL的输出频率范围是个analog概念.
器件的工作频率是个很笼统的概念.除了受制于PLL的输出频率外,还受制FPGA中设计本身,通过STA的方式可以报出大概的频率,这是个digital的概念.
页: [1]
查看完整版本: FPGA器件的最高工作频率主要受哪些限制?