用FPGA实现高速并串转换
用FPGA来实现高速数据的并串转换,不知道速率受限于硬件中的哪里? 时钟?存储单元?或者芯片性能?。。。 高手加入qq129107020高手加入qq129107020 高手加入qq129107020
高手加入qq129107020 主要受限于FPGA中的硬件SERDES的性能,以及PCB设计中的电源,时钟,SERDES差分直线的阻抗控制等 楼主关于这个话题的见解真是很精辟,相信是在本领域里的高手吧,应该是研发部的资深专家了。eepeople网站上有适合您的职位,比如应用工程师、国际货代业务经理、产品工艺工程师等等,来自世界知名电子企业,大家可以去看看。 受限于硬件的时钟 回复 7# lcawen
那带高速收发器的FPGA,收发器的速度能达到好几个G,这么看来,是不是并串转换速度也可以达到这么高呢?
页:
[1]