计数分频之单灯led闪烁
计数分频之单灯led闪烁从学习verilog语法以来,觉得最基础但同时也是入门必须掌握的一个知识点就是计数分频了。
什么叫做技术分频,顾名思义,计数分频,就是在基准时钟的基础之上利用计数的方法来对基准信号进行分频。正如我们所知,方波时钟就是10101010这样的一种波形,而要在原有方波的基础上分频就是把频率降低。比如说1hz的方波,想要把频率降低一倍,那就是0.5hz的频率。原先1hz的时候,高电平和低电平都是0.5s(假设占空比50%),那么现在的高低电平时间就是1s,也就是原先整个一个时钟的周期。那么计数分频的原理就是数脉冲。100hz的基准时钟,也就有100个脉冲,令前五十个脉冲输出信号为1(或0),后五十个脉冲信号为0(或1),那么整个时钟频率就是原先的1/100,就完成了分频。
那我们今天所讲的这个案例是以25mHZ的时钟为基准,分出1HZ的信号。 :handshake chen 发表于 2017-8-11 21:25
{:3_52:} {:3_52:} {:3_52:} 计数分频之单灯led闪烁
页:
[1]