一种双核SoC调试系统的设计与验证
一种双核SoC调试系统的设计与验证《电子与封装》2010年 第1期
虞致国 魏敬和 中国电子科技集团公司第58研究所 无锡214035
摘 要:
调试系统的设计和验证是多核SoC设计中的重要环节。
基于某双核SoC的设计,提出一个片上硬件调试构架,利用FPGA构建该调试系统的硬件验证平台。
双核SoC调试系统验证平台利用SystemVerilogDPI,将RealView调试器、KeilC51及目标芯片的验证testbench集成在一起,实现了双核SoC调试系统的RTL级调试验证。
利用该平台,在RTL仿真验证阶段可方便地对ARM和8051核构成的双核SoC进行调试,解决仿真中出现的问题,从而有效缩短设计周期,并提高验证效率。
该双核SOC调试系统验证平台的实现对其他系统芯片设计具有一定的参考价值。
【分 类】 【工业技术】 > 自动化技术、计算机技术 > 计算技术、计算机技术 > 计算机软件 > 汇编程序
【关键词】 双核 调试系统 SystemVerilog直接编程接口 虚拟验证平台 JTAG
【出 处】 《电子与封装》2010年 第1期 21-23页 共4页
【收 录】 中文科技期刊数据库
P1
P2
P3
P4
P5
此文档很有创新 一种双核SoC调试系统的设计与验证一种双核SoC调试系统的设计与验证 感谢楼主分享楼主好人一生平安
页:
[1]