B1ockRA11存储模块设计
B1ockRA11存储模块设计对FPGA内部的B1ockRAM,考虑采用8片片内B1ockRAM并行的方式,UART数据帧(8位宽度)循环串行写入,DES模块则采取8片并行输入输出的方式来达到位宽匹配的目的。
系统设计实现的功能
本设计采用时钟独立的双口RAM,实现UART与DES加密核心之间的数据缓冲;采用片内8片8位宽度BlockRAM并行输入输出,实现与DES加密数据总线的位宽匹配。
整个系统功能如下图所示:
图3系统功能简图
B1ockRA11存储模块设计B1ockRA11存储模块设计B1ockRA11存储模块设计
页:
[1]