集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2926|回复: 10

AT93C46DN-SH-T的中文资料描述

[复制链接]
仰望未来666 发表于 2019-3-4 16:58:30 | 显示全部楼层 |阅读模式
    描述:三线制串行EEPROM1K(128×8或64×16);
    AT93C46DN-SH-T描述
    AT93C46D提供1024位的串行电可擦可编程只读的内存(eepm),组织为64字的16位(ORG销时连接到VCC),128字的8位(与ORG销时地面)。
    该设备用于许多工业和商业应用程序进行了优化低功耗和低电压操作是必不可少的。

    AT93C46D是可以在节省空间的8leadPDIP,8lead电平SOIC,8lead超瘦的小地图上(MLP2x3),8leadTSSOP,8leaddBGA2包。
    通过芯片选择启用AT93C46D销(CS)和通过访问三线串行接口包括数据输入(DI)、数据输出(做),和转变钟(SK)。接到一个读指令在DI,地址解码,数据是连续打卡下班了做销。写周期完全山顶,写之前,不需要单独的消除周期。写周期只有启用当删除/写的部分是启用状态。当CS是高写周期的起始,做销输出部分的准备/忙碌状态。
    AT93C46D可用在1.8(1.8v至5.5v)版本。
    *注意:除了那些列在“绝对压力最大额定参数”可能造成永久性伤害该设备。这是一个压力等级,在这些或任何设备的功能操作那些表示之外的其他条件该规范的操作部分暗示。暴露于绝对最大额定值长时间会影响条件设备可靠性。
    AT93C46DN-SH-T特性
    低压和标准电压操作
    1.8(VCC=1.8v至5.5v)
    游览器内部组织
    1k:128x8或1664x
    三线串行接口
    2MHz时钟频率(5v)
    山顶的写周期(5msmax)
    可靠性高
    耐力:100万写周期
    数据存储:100年8lead电平PDIP,8lead电平SOIC,8lead超瘦的小地图(MLP2x3),8leadTSSOP和8球dBGA2包死销售:晶片形式,磁带和卷轴,撞到晶片
    AT93C46DN-SH-T框图

    注:1。ORG销连接VCC时,“x16”组织被选中。当它连接
    地面,“×8”组织被选中。如果ORG销是孤立的
    应用程序不负载输入超出能力的内部1梅格欧姆引体向上,
    “x16”组织被选中。
    2.AT93C46D,如果“x16”组织模式的选择和销6(组织)
    Atmelrec无关
    AT93C46DN-SH-T功能描述
    访问AT93C46D通过一个简单的和通用的三线串行通信接口。设备操作控制的七个主机处理器发布的指令。
    一个有效的指令与崛起的CS和边缘开始由一个起始位(逻辑“1”)紧随其后适当的op代码和所需的内存地址的位置。
    读(读):读(读)指令包含地址代码的内存位置是阅读。指令和地址解码后,选中的数据内存位置可在串行输出接脚。输出数据变化是同步的上升的边缘串行时钟SK。
    需要注意的是,一个虚拟的钻头(逻辑“0”)先于8或16位数据输出字符串。
    擦除/写启用(EWEN):为确保数据完整性,自动进入擦除/写禁用(EWDS)状态当权力是首次应用。一个擦除/写启用(打)教学之前必须首先执行任何编程指令可以进行了。
    请注意,一旦在埃文状态,编程保持启用,直到一个EWDS指令执行或VCC权力从部分删除。
    删除(删除):删除(删除)指令程序在指定的内存碎片位置到逻辑“1”状态。山顶的消除周期一旦擦除指令和开始地址解码。做销输出部分的准备/繁忙的状态是否带来了CS高后保持低至少250ns(tCS)。销的逻辑“1”表示选择内存位置已经被擦去部分准备好另一个指令。
    写(写):写(写)指令包含8位或16位的数据到指定的内存位置。山顶的编程周期tWP最后一点后开始数据接收串行数据输入插口DI。做销输出的读/忙碌状态部分如果CS带来高后低至少250ns(tCS)。
    在做逻辑“0”表明编程仍在进行中。逻辑“1”表示的内存位置指定的地址写了模式中包含的指令和数据部分是准备进一步指示。
    一个现成的/繁忙状态不能获得如果CS带来高山顶的编程周期结束后傻的。
    擦除所有(收费员):删除所有(收费员)指令程序内存数组中逻辑“1”状态,主要是用于测试目的。做销输出准备/忙碌状态的部分如果CS带来高后低至少250ns(tCS)。收费员指令是有效的只有在VCCv=5.0±10%。
    编写所有(WRAL):写所有(WRAL)指令程序的内存位置数据模式中指定的指令。做销输出/忙碌状态的部分如果做好了准备CS是高后保持低至少250ns(tCS)。WRAL指令是有效只有在VCCv=5.0±10%。
    擦除/写禁用(EWDS):防止数据意外干扰,消除/写禁用(EWDS)指令禁用所有编程模式,应该执行编程操作。读指令的操作是独立的埃文和EWDS指令,可以在任何时间执行。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
晓灰灰 发表于 2019-3-4 17:27:03 | 显示全部楼层
AT93C46DN-SH-T的中文资料描述
zhangyukun 发表于 2019-3-5 09:27:02 | 显示全部楼层
AT93C46DN-SH-T的中文资料描述
lixirui 发表于 2019-3-5 10:32:28 | 显示全部楼层
AT93C46DN-SH-T的中文资料描述
晓灰灰 发表于 2019-3-6 10:54:43 | 显示全部楼层
AT93C46DN-SH-T的中文资料描述
雷磊 发表于 2022-5-26 15:21:01 | 显示全部楼层
AT93C46DN-SH-T的中文资料描述
嘿哈嘿哈哈 发表于 2023-3-22 09:06:37 | 显示全部楼层
AT93C46DN-SH-T的中文资料描述
dameihuaxia 发表于 2023-3-22 09:44:39 | 显示全部楼层
Altera系列FPGA芯片IP核详解
http://www.fpgaw.com/forum.php?m ... 5&fromuid=58166
(出处: 集成电路技术分享)
宇xx 发表于 2023-3-22 14:46:52 | 显示全部楼层
AT93C46DN-SH-T的中文资料描述
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-2-25 02:30 , Processed in 0.071131 second(s), 29 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表