集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1387|回复: 4

sdramPCB设计注意事项

[复制链接]
fpga_feixiang 发表于 2020-12-21 17:52:15 | 显示全部楼层 |阅读模式
SDRAM在制作PCB时,为了保证在高频下正常工作,首先应该处理好电源引脚的退耦电容,退耦电容的layout与FPGA电源引脚一样,在PCB设计时尽可能的靠近电源引脚,以最大限度地滤除纹波,提高SDRAM驱动电源的质量。

  SDRAM时钟信号:由于SDRAM的工作频率较高,为避免传输效应,同时避免对其他信号产生干扰,在时钟线的布线时应尽可能采用地线隔离,缩短PCB上面的走线长度。

  SDRAM控制信号:由于是高速并行操作,控制线在layout时尽可能地等长,以最大限度地保证时序信号的同步性。

  如果对SDRAM的时钟,时序要求比较高,则在重要的控制线上面,加33Ω电阻来消除干扰。这个主要是降低信号边沿的跳变速率。

  SDRAM尽可能地远离电源,晶振,用户接口等干扰比较大的电路模块

  SDRAM走线即使没有严格的走等长线,只要走线不是太长,都没有太大关系。
afei6969 发表于 2020-12-21 18:28:14 | 显示全部楼层
666666666666666
zhangyukun 发表于 2020-12-22 10:39:59 | 显示全部楼层
sdramPCB设计注意事项
大鹏 发表于 2020-12-22 14:16:54 | 显示全部楼层
sdramPCB设计注意事项
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-4-19 09:28 , Processed in 0.060967 second(s), 22 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表