集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 954|回复: 2

spartan6控制ddr2的问题

[复制链接]
zhiweiqiang33 发表于 2012-10-31 11:52:38 | 显示全部楼层 |阅读模式
我用mig操作ddr2时,发现写入的直和读出来的值不同,我把写数据时cmd_bl设置为8,读时也是设为8,但是发现读的时候rd_count的值感觉不太对。
我的时钟为125M,我用40M外部时钟倍频到133M(没有125M,不知道是不是这个问题)。我的操作时序为:1,初始化后cmd_instr为refresh。2,把数据写入FIFO。3,执行write命令。4,delay一段时间,同时cmd_instr设为refresh。5,执行read命令。6将数据读入FIFO。
附件中为我用chipscope抓出来的数据,请大家帮忙下,谢谢了。
zxopenljx 发表于 2025-3-28 17:59:18 | 显示全部楼层
spartan6控制ddr2的问题
zxopenljx 发表于 4 天前 | 显示全部楼层
spartan6控制ddr2的问题
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-4-5 01:38 , Processed in 0.056995 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表