集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 3424|回复: 1

关于Altera的PCIE IP核的polarity inversion

[复制链接]
CPLD 发表于 2010-11-1 09:45:25 | 显示全部楼层 |阅读模式
本帖最后由 fpgaw 于 2011-4-9 12:04 编辑

关于Altera的PCIE IP核的polarity inversion
Altera PCIe x4 软核,9.1, 2SGX60
由于PCB布线的原因,需要把接收和发送的差分信号都反转极性;
receiver的倒是好搞定,把serdes的pipe8b10binvpolarity信号连到"1111"就行了,但是
处理tranmitter时遇到了问题:

在alt2gxb的megafuntion设置对话框里,
protocol setting -- optional ports里面,有一项
create "tx_invpolarity" to allow transmitter polarity inversion
但是这个选项一直是灰色的,不能选中.
但手册中明明说了可以支持transmitter极性反转的,请问有人遇到过么?
 楼主| CPLD 发表于 2010-11-1 09:45:35 | 显示全部楼层
最底层的文件中是提供了这个接口的,只是在生成文件时,没有连接这个接口
不知道能不能自己手动加上?看到它的文件最开始写着一行
THIS IS A WIZARD-GENERATED FILE. DO NOT EDIT THIS FILE!
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-4-20 09:59 , Processed in 0.065499 second(s), 21 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表