集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
楼主: lcytms

MIPSfpga讲座(中文)v1.2

[复制链接]
 楼主| lcytms 发表于 2017-10-18 15:32:13 | 显示全部楼层
Nexys4 DDR 7-段数码管显示器

例子:
        •AN[7:0] = 111111102(只有最右边的数码管被打开)
        •显示的数字由CA-CG决定

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| lcytms 发表于 2017-10-18 15:33:56 | 显示全部楼层
Nexys4 DDR 7-段数码管显示器

驱动多个数码管:
        •一次只能驱动一个数码管
        •速度足够快的话就能可以使人眼看不到闪烁

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| lcytms 发表于 2017-10-18 15:38:07 | 显示全部楼层
Nexys4 DDR 7-段数码管显示器

不同数码管显示间隔大约为2ms:
        •当t=0, AN[7:0] = 11111110, CA-CG 显示数字0
        •当t=2ms, AN[7:0] = 11111101, CA-CG 显示数字1
        •当t=4ms, AN[7:0] = 11111011, CA-CG 显示数字2
        •等等…

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| lcytms 发表于 2017-10-18 15:40:03 | 显示全部楼层
Nexys4 DDR 7-段数码管显示器硬件

9个寄存器需要存储映射:
        •一个用来设置哪些数码管可以亮(SEGEN_N[7:0]) )
        •其他8个用来设置显示的数字(SEG0_N[3:0], SEG1_N[3:0], … SEG7_N[3:0])

通过一个3位的计数器(运行在500Hz ,周期为2ms)
逐个点亮被使能的数码管显示器。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| lcytms 发表于 2017-10-18 15:42:04 | 显示全部楼层
实验5:7-段数码管显示器

目标: 通过存储映射I/O的方式把7-段数码管显示器添加到MIPSfpga上

实验过程:
        1.添加7-段数码管显示器硬件驱动
        2.把数码管显示的数字和数码管使能信号映射到内存空间上
        3.修改MIPSfpga接口来驱动数码管的7个段和使能引脚

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| lcytms 发表于 2017-10-18 15:44:14 | 显示全部楼层
使能信号和数字的存储映射

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| lcytms 发表于 2017-10-18 15:49:08 | 显示全部楼层
实验5:7-段数码管显示器

目标: 通过存储映射I/O的方式把7-段数码管显示器添加到MIPSfpga上

实验过程:
1.添加7-段数码管显示器硬件驱动
2.把数码管显示的数字和数码管使能信号映射到内存空间上
3.修改MIPSfpga接口来驱动数码管的7个段和使能引脚

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| lcytms 发表于 2017-10-18 15:54:09 | 显示全部楼层
MIPSfpga 接口

GPIO模块和MIPSfpga系统输出信号:
        ...
        output [ 7: 0] IO_7SEGEN_N,
        output [ 6: 0] IO_7SEG_N

Nexys4 DDR 顶层模块:
        module mipsfpga_nexys4_ddr( ...
                output [ 7:0] AN,
                output CA, CB, CC, CD, CE, CF, CG);
        ...
        mipsfpga_sys  mipsfpga_sys(
        ...
        .IO_7SEGEN_N(AN),
        .IO_7SEG_N({CA,CB,CC,CD,CE,CF,CG})

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| lcytms 发表于 2017-10-18 15:55:54 | 显示全部楼层
MIPSfpga接口: Nexys4 DDR 引脚

MIPSfpga_Nexys4DDR.xdc:
set_property-dict{ PACKAGE_PIN T10IOSTANDARD LVCMOS33 } [get_ports{ CA}];
set_property-dict{ PACKAGE_PIN R10IOSTANDARD LVCMOS33 } [get_ports{ CB}];
...
set_property-dict{ PACKAGE_PIN J17IOSTANDARD LVCMOS33 } [get_ports{ AN[0]}];
set_property-dict{ PACKAGE_PIN J18IOSTANDARD LVCMOS33 } [get_ports{ AN[1]}];
...

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| lcytms 发表于 2017-10-18 15:58:23 | 显示全部楼层
Lab 9: 移植MIPSfpga

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-12-24 03:08 , Processed in 0.064890 second(s), 17 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表