集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2460|回复: 1

使用chipscope时为什么没有可用时钟信号?

[复制链接]
ccs 发表于 2011-5-17 15:14:58 | 显示全部楼层 |阅读模式
我在设计中插入一个chipscope核,在关联时钟、触发和数据那一步中,发现没有可用的时钟信号相关联(只有一个灰色的clk,我就用它来关联了)。插入完后重新translate,提示错误:
ERROR:NgdBuild:924 - input pad net 'clk' is driving non-buffer primitives:
请问这是怎么回事?
wangli_peking 发表于 2011-5-17 20:40:04 | 显示全部楼层
你那个clk是不是接口的clk啊,没有经过bufg的,最简单的办法你可以用core_generator工具增加一个时钟分频模块,分频参数为1 ,即时钟怎么进来的再怎么出去,这个时候的输出时钟就可以用作触发时钟了
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-12-24 04:07 , Processed in 0.061660 second(s), 23 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表