集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2061|回复: 3

基于FPGA的八位加法器的设计

[复制链接]
lcytms 发表于 2018-6-7 09:25:28 | 显示全部楼层 |阅读模式
基于FPGA的八位加法器的设计

中文期刊文章

作  者:周庆芳
作者机构:曲靖师范学院教育技术研究所
出 版 物:《教育界:综合教育研究(上)》 (教育界:综合教育研究(上))
年 卷 期:2016年 第8期

摘  要:
FPGA即现场可编程门阵列。
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
该设计采用FPGA技术,运用VHDL硬件语言设计八位加法器的ADD4模块、SELTIME模块和DELED模块,完成了八位加法器进行自顶向下的设计并通过了实验验证,以及对八位加法器的设计与实现。

页  码:190-190页
主 题 词:FPGA                 八位加法器                 设计
学科分类:TP277
核心收录:暂无

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| lcytms 发表于 2018-6-7 09:26:40 | 显示全部楼层
基于FPGA的八位加法器的设计
p1

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-11-23 11:23 , Processed in 0.062112 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表