集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1219|回复: 1

FPGA逻辑分析仪配置

[复制链接]
fpga_feixiang 发表于 2019-4-24 14:21:06 | 显示全部楼层 |阅读模式
主要特性与技术指标
Features
View internal FPGA activity
Change signals to be probed in seconds without recompiling so FPGA timing stays constant
Automatically map internal signal names from your FPGA design tool to your Keysight logic analyzer
描述
Keysight FPGA动态探头与Keysight逻辑分析仪一起使用,可为调试问题提供最有效的解决方案――化繁为简。FPGA动态探头使您能够:

查看内部活动――使用逻辑分析仪,您通常被限制只能测量FPGA外部的信号。而使用FPGA动态探头,您即可获得额外的能力,可观察FPGA内部的信号。
在几秒钟内改变要探测的信号――过去,将内部探测点移动到FPGA需要花费许多时间。现在,只需不到一秒钟的时间,您即可轻松测量另一组不同的内部信号――无需重新编译,因此FPGA定时保持不变。
充分利用以前的设计成果――FPGA动态探头将FPGA设计工具中的内部信号名称映射到是德逻辑分析仪。与在没有此功能的逻辑分析仪上手动设置信号、总线名称和连接相比,可避免出现失误,并可节省大量时间。
如需其它配置,请与是德联系。

调试FPGA和周边系统的配置实例
产品        1680/90系列逻辑分析仪        模块化16900系列逻辑分析仪        其它信息
逻辑分析仪         1个  1682AD独立式逻辑分析仪        1个  16900系列逻辑分析仪系统         
逻辑分析仪模块         -        至少1个16910A         
探头连接器         E5396A 17通道软接触无连接器探头 (数量取决于所需的通道数量)         E5396A 17通道软接触无连接器探头 (数量取决于所需的通道数量)          E5396A
用于Altera PGA:                           
B4655A FPGA动态探头         1个        1个          B4656A
Quartus II应用软件        配置逻辑分析仪接口,以生成内核并将其插入FPGA设计中        配置逻辑分析仪接口,以生成内核并将其插入FPGA设计中          Quartus II
Altera电缆        1条USB Blaster电缆        1条USB Blaster电缆          Altera USB Blaster
zhangyukun 发表于 2019-4-25 09:15:29 | 显示全部楼层
FPGA逻辑分析仪配置
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-4-30 21:16 , Processed in 0.055452 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表