集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1037|回复: 0

脉冲分频器

[复制链接]
zxopenljx 发表于 2019-6-26 10:52:38 | 显示全部楼层 |阅读模式

脉冲分频器利用汉稳态电路的计数功能实现分频的电路,又称为数字分频器。在这种分频器中,输入信号脉冲为计数器的计数信号。若计数器的计数模为N,则从其进位输出端可获得N次分频的脉冲信号。从各触发器输出端可获得分频比小于或等于N的脉冲信号。
改变计数器的计数模(即分频比),在中规模集成计数器中,可通过不同反馈网络反馈到清零端或置数端等方法实现;在移位寄存器中,可通过反馈到串行输入端的方法实现。
用单稳态触发器也可实现分频。例如,在时刻集成单稳态触发器被输入脉冲的下降沿触发而产生宽度为tw的脉冲。若tw在范围内(N-1)Ti ~(NTi-tR)范围内(tR是单稳态触发器的恢复时间),则输出分频比为N的脉冲信号。与此相类似,用输入脉冲控制多谐振荡器,使它的状态翻转时刻与经过若干个周期的输入脉冲相同步,就能输出整数分频比的脉冲信号。此类分频器可以在不改变电路结构的情况下借助定时元件参数的调整来改变分频比,因而又称为任意分频器。
在集成分频器中有程序分频器和分数分频器。前者的分频比可通过预置码进行程控:后者的每N个输入脉冲中只有M个脉冲能输出,因而实现分频比为f0/fi=M/N的分数分频(M,N均为正整数),但输出脉冲往往不是等间隔的。
此外,在通用或专用的数字信号处理器中用软件也可实现分频。
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-4-20 05:57 , Processed in 0.055274 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表