集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1266|回复: 1

DDR2控制器应用

[复制链接]
zxopenljx 发表于 2020-5-14 13:54:12 | 显示全部楼层 |阅读模式
DDR(duble data  rate  sdram)工作原理
一般把基本的sdram叫做 sdr(siganl data  rate )sdram,把应用了双沿采样buf和预存取计数的sdram叫做DDR
图1
总结:因为sdram的同步时钟一般上线标称150,对于带宽较高的数据流,sdram无能为力,如果采用预存取技术后可以发现,如果cks=150mhz操作sdram,则ckd=300mhz的频率,
因为ddr的贷款理论上提高为sdram的2倍,我们称之为ddr sdram..


双沿采样模块的引入
一般的 触发器都是单沿触发,采用某种计数可以达到在时钟的两个沿都可以读写数据,一般把这种模块叫做双沿Bufer.
图2
总结:ddr中引入双沿模块之后需,cld=cks的情况下,ddr的带宽相对于dram提高了2倍


DDR2
如果预存取寄存器采用4个寄存器的话,则带宽可以提高为sdram的4倍,我们把这种技术叫做4Bit预存取,在DDR2中采用了额4bit预存取技术,假如sdram最高标称时钟为150mhz的话,ddr2可以达到150*4=600mhz,市面上的ddr2贷款可以达到800,则内部sdram工作时钟为200mhz。

核心工作频率:sdram工作时钟(cks)
总线频率DR2操作同步时钟(ckd),一般为数据速率的一半
数据速率:核心工作频率的4倍

DDR2接口
图3

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-4-20 00:10 , Processed in 0.071341 second(s), 23 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表