集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 4223|回复: 6

欢迎参加Altera&至芯科技FPGA免费技术沙龙

[复制链接]
fpgaw 发表于 2011-8-1 09:21:35 | 显示全部楼层 |阅读模式
欢迎参加Altera&至芯科技FPGA免费技术沙龙
                                    
一、新一代FPGA设计软件Qsys如何提升设计能力 (altera公司资深工程师)                                       
1、what is Qsys?                                       
2、Qsys High-Performance Interconnect                                       
3、Qsys UI and Design Flow                                       
4、System Hierarchy                                       
5、Creating Reusable Custom IP                                       
6、Verification                                       
7、References                                       
二、SystemVerilog应用    (夏宇闻)                                    
1、SystemVerilog总体介绍                                    
三、自由交流   

名额有限 欢迎大家积极索取邀请函 邮箱:zxopen@126.com

沙龙时间:8月13日13:00-17:00
liujilei311 发表于 2011-8-1 15:24:35 | 显示全部楼层
好贴,顶一个!!!!!!!!
 楼主| fpgaw 发表于 2011-8-15 08:44:44 | 显示全部楼层
ALTERA与至芯科技技术沙龙

今天下午应邀参加了ALTERA与至芯科技的第一次技术沙龙。



来参加的人呢,有清华、华为、海思、中科院自动化、ALTERA工程师及至芯科技等等方面的同行。



上图是ALTERA工程师在做主题演讲,关于下一代SOPC平台QSYS的介绍与推广。

就个人来看,有一下几点,不分先后:

1、在原来SOPC_BUILDER的基础上,进行了一次更高层次的封装。就好比房子来讲,假如原来用SOPC_BUILDER搭建的系统是房子,房子里面有很多家具好比就是各组建,那么QSYS的平台就好比是大楼。大楼里有各式各样的子系统。那么就有所谓的它具有的层次化设计的优点,这一点更明白一点讲就是多了树结构文件管理,能构支持更大的更复杂的硬件平台搭建。



2、提到原来SOPC_BUILDER搭建的系统的封闭性给打开了,设计者可以查看到其内部并作一些修改,个人觉得只是打开了部分,为什么打开,一个原因可能是为了提升NIOS的处理能力,在AVALON数据传输过程中,采用的包路由技术,相当于提升了流水级数,而这些级数可以设置,所以打开了SOPC_BUILDER内部,但是个人觉得并没有完全打开,AVALON总线的具体实现并没有完全的公开。打开的目的就是为了提高系统的处理能力。



3、提到一个问题QSYS可以讲系统处理能力提高两倍,从提供的测试数据里看到的是,虽然同一个工程,在QSYS跑的频率确实比原来在SOPC_BUILDER的高了,但是注意到,消耗面积同样提高了,虽说不是2倍的提高,但是也差不多块两倍了。那么总结来说就是跑的频率是原来的两倍是以消耗几乎2倍的面积为代价的。

    换句话说,QSYS的所谓的处理能力的提高其实是提供了一个我们可以很方便的以面积换速度的方式而已。但是这在我们芯片逻辑资源越来越丰富的今天来讲,如果很某些方便的方式来提高我们系统的速度以致可以达到其他处理器的处理速度水平,消耗更多点资源还是可以值得使用的。



4、提到QSYS支持系统级验证,这个本人很期待试一试,毕竟测试验证对我们来讲,相比设计显得更加重要。



5、大家在做NIOS开发的时候,会发现NIOSIDE本身编译起来的速度可以说比本身硬件平台的综合还要慢,同时该软件平台的稳定性也值得说道,这会是一个从事软件开发者无法忍受的,开发周期长不讲,确实很锻炼人的脾气,做一个好男人,这个还真可以锻炼锻炼,呵呵。但是很抱歉的是,此次报告并没有相关针对QSYS提升软件开发环境的提升的相关信息。



6、还有就是到了2012年后,ALTERA不再提供相关SOPC_BUILDER的技术支持。但是QSYS是向后 支持SOPC_BUILDER搭建的硬件平台的,但是只是一部分的自动化转换,那些无法转换的还需要人为的修改,这是QSYS目前版本的存在的问题。



7、既然QSYS能够支持更大更复杂的系统搭建,那么它支持的IP也就做了扩大,可以支持软处理器比如ARM以及其他,这样大楼才有各式各样的房子可以提供给客户。



夏老在接下来做了关于SYSTEMVERILOG的主题演讲。

    其实SYSTEMVERILOG在国外的发展如同VERILOG在国内,可能我们接触的,推广的还不是很多,像夏老说的那样,要是在国内某个大学里有讲system VERILOG,不管你信不信,反正我是信了,这就是个奇迹,哈哈。

    稍微愤青了点,其实愤青一次最开始是个好词的,扯远了。回归下,至于SYSTEM VERILOG的使用推广,个人觉得虽说早很多年就出来了,随着对测试更加重视和测试复杂度的提高,在今后几年内会有很大的普及,我们在使用VERILOG不妨尝试逐渐使用它,它是向下兼容VERILOG的,并不影响我们自身的工程项目。目前只要不是很老版本软件平台都应该支持SYSTEMVERILOG了。在接下来的时间里,希望自己能构记录下使用心得。

最后大家进行了些技术交流,第一次吧,大家的问题不是很多,有些也放不开,希望在今后有机会的活动里,大家能够带着问题来,多交流交流。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| fpgaw 发表于 2011-8-18 14:08:55 | 显示全部楼层
Altera联手至芯科技举行技术沙龙研讨会
2011-08-17 14:17:32   来源:EEWORLD   

关键字:Altera 至芯科技
日前,Altera联合至芯科技在北京成功召开了技术沙龙研讨会,近五十名来自FPGA业界的工程师在轻松氛围中深入探讨了FPGA使用中的心得体会。
会上,Altera公司资深嵌入式专家陈涪详细介绍了Qsys的开发环境以及使用中的注意事项。据悉,Altera表示2012年起,新版的Quartus II以及Altera的最新器件,将不再包含SOPC Builder,而全面转向Qsys,陈涪解释了其中的五点原因:“相比较SOPC Builder,Qsys性能更好,系统层次化更灵活,并可提供IP管理设计重用,支持业界标准接口的IP互联以及快速的实时系统调试。”
“由于种种原因,中国工程师并不容易接触到国外的最新技术,而Altera愿意与大家分享来自总部的一手信息,这是值得赞扬的。”Verilog中国第一人,至芯科技资深顾问夏宇闻老师说,“我希望越来越多的公司重视中国市场,重视中国教育。”
Altera中国区业务拓展经理郭晶表示:“Altera在中国不断的加大投入,通过最新的技术和服务,协助中国工程师创新。Altera非常乐意举办和参加此类沙龙活动,在轻松地氛围下探讨学术。未来,此类沙龙还将包含问题讨论、案例分享、业务合作、教育培训、产品展示等多种灵活的形式。”
至芯科技负责人雷斌谈到:“通过和Altera的合作,公司可以为学员提供更新及更系统的培训,培养学生实际工作能力以及协助企业员工快速上岗。”
关于Altera
Altera®的可编程解决方案帮助系统和半导体公司快速高效地实现创新,突出产品优势,赢得市场竞争。请访问www.altera.com ,或者www.altera.com.cn ,了解Altera FPGA、CPLD和ASIC器件的详细信息。
关于至芯科技
北京至芯开源科技有限责任公司(SuperCoreLink Micro Technology Co., Ltd.)是一家专注于中国高新技术培训和传播的高科技服务机构,致力于FPGA,DSP,低功耗等电子类前沿技术的设计研究,应用和推广。公司拥有一支以夏宇闻教授为核心的在FPGA相关领域有着丰富开发经验和管理经验的专家团队,拥有诸多在xilinx,Altera,清华,北大,中科院等知名机构任职的专家顾问团队,服务于包括世界500强在内的知名公司及国内各大军工集团所属研究所、高等院校。
详细信息请访问:www.zxopen.com
liujilei311 发表于 2011-8-19 10:20:33 | 显示全部楼层
恩,不错!顶起!!!!!!!!!!
583292374 发表于 2011-8-31 16:24:17 | 显示全部楼层
不错,顶一个!
xiaoxiaohe 发表于 2011-9-17 20:30:53 | 显示全部楼层
不错,谢谢分享
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-12-24 00:18 , Processed in 0.063629 second(s), 24 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表