集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1410|回复: 1

SDRAM刷新程序实例

[复制链接]
fpga_feixiang 发表于 2021-3-18 14:21:18 | 显示全部楼层 |阅读模式
                        
`include "camera_head.v"

module refresh (pi_clk, pi_rst_n, po_refresh_bus, po_refresh_done);
        // system
        input                                        pi_clk;
        input                                        pi_rst_n;
        // out
        output                [17:0]                po_refresh_bus;
        output                                        po_refresh_done;

//------------------------------------------------------------       
        reg         [3:0]        commands;
        reg                [1:0]        sdram_bank;
        reg                [11:0]        sdram_addr;
       
        assign        po_refresh_bus[17:14]         = commands;
       
        assign         po_refresh_bus[13:12]        = sdram_bank;
       
        assign        po_refresh_bus[11:0]         = sdram_addr;
       
//-----------------------------------------------------------
       
        reg                [1:0]        state;
        reg                [2:0]        cnt;
        reg                                po_refresh_done;
       
        always @ (posedge pi_clk, negedge pi_rst_n)
                begin
                        if (!pi_rst_n)
                                begin
                                        state <= 2'd0;
                                        commands <= `NOP;
                                        cnt <= 3'd0;
                                        sdram_addr <= 12'd0;
                                        sdram_bank <= 2'd0;
                                        po_refresh_done <= 1'b0;
                                end
                        else
                                begin
                                        case (state)
                                                0 : begin
                                                                commands <= `PREC;
                                                                sdram_addr[10] <= 1'b1;
                                                                state <= 1;
                                                        end
                                       
                                                1 : begin
                                                                if (cnt < 2)
                                                                        begin
                                                                                commands <= `NOP;
                                                                                cnt <= cnt + 1'b1;
                                                                        end
                                                                else
                                                                        begin
                                                                                commands <= `REF;
                                                                                cnt <= 3'd0;
                                                                                state <= 2;
                                                                        end
                                                        end
                                               
                                                2 : begin
                                                                if (cnt < 7)
                                                                        begin
                                                                                cnt <= cnt + 1'b1;
                                                                                commands <= `NOP;
                                                                        end
                                                                else
                                                                        begin
                                                                                cnt <= 3'd0;
                                                                                commands <= `REF;
                                                                                state <= 3;
                                                                        end
                                                        end
                                                       
                                                3 :        begin
                                                                if (cnt < 7)
                                                                        begin
                                                                                cnt <= cnt + 1'b1;
                                                                                commands <= `NOP;
                                                                        end
                                                                else
                                                                        begin
                                                                                state <= 3;
                                                                                po_refresh_done <= 1'b1;
                                                                        end
                                                        end
                                               
                                                default : state <= 0;
                                               
                                        endcase
                                end
                end

endmodule
zhangyukun 发表于 2021-3-18 17:31:10 | 显示全部楼层
SDRAM刷新程序实例
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-4-17 01:18 , Processed in 0.061003 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表