集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1058|回复: 1

FPGA问答

[复制链接]
zxopenljx 发表于 2022-8-16 17:16:51 | 显示全部楼层 |阅读模式
一、
Q:请问pcie的RC/EP工作模式我可以理解成下面这样吗
        RC:我做住端,对方做从端,我可以主动的去发送数据给从端,或者主动去读从端,而对方只能接收我的数据,或对我的读操作做出响应
        EP:我做从端,对方做住端,对方可以主动的去发送数据给从端,或者主动去读我,而我只能接收对方的数据,或对对方的读操作做出响应
        请问可以这样理解吗
A:不太合适吧;双方都能发起主动传输吧
Q:ep不行吧
Ama直接访问内存,读写都可以啊;Io访问好像只能rc发起;我所了解的rc可以发一些配置,枚举之类的数据包,ep只能应答这些包
Q:xilinx的pcie xdma好像只能配置成ep模式

二、
Q:请问有没有人遇到过这种情况?quartus抓信号后占用资源反而变少的情况,编译时间也变短了,功能也不对了,缩短了足足7分钟
A1:被优化了
A2:我遇到过ISE添加Chipscope后FPGA状态不对的情况,删了之后用示波器抓波形就正常了
A2:好像存储深度太长或探针太多导致的,但是出现了改了下解决了,当时具体怎么解释这个问题就没太在意

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| zxopenljx 发表于 2022-11-2 17:52:11 | 显示全部楼层
FPGA问答                       
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-4-16 12:55 , Processed in 0.058578 second(s), 21 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表