集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
楼主: fpgaw

至芯科技【夏宇闻教授专栏】与你一起搞定FPGA设计!

[复制链接]
ddd 发表于 2012-5-4 09:47:58 | 显示全部楼层
用VHDL语言实现3分频电路(占空比为2比1)怎么写啊??
zzz 发表于 2012-5-8 22:51:15 | 显示全部楼层
ucf文件一定是位于top文件下么??
夏宇闻 该用户已被删除
夏宇闻 发表于 2012-5-9 21:29:37 | 显示全部楼层
用VHDL语言实现3分频电路(占空比为2比1)怎么写啊??
ddd 发表于 2012-5-4 09:47

写一个无限循环的状态机共三个状态。用分频时钟沿触发。二个状态输出为1。一个状态输出为0。即可产生三分频信号占空比2比1。
夏宇闻 该用户已被删除
夏宇闻 发表于 2012-5-9 21:32:26 | 显示全部楼层
ucf文件一定是位于top文件下么??
zzz 发表于 2012-5-8 22:51

不同的EDA工具,其内部文件的定义是不一样的,必须认真阅读EDA工具的说明书,才能知道。
117454615 发表于 2012-5-14 10:57:26 | 显示全部楼层
夏老师您好:
我想做个很小的实验,左边进,右边出,但是要用到长线,该如何编写Verilog
选择长线还是短线是自动分配的吗?
夏宇闻 该用户已被删除
夏宇闻 发表于 2012-5-15 05:59:48 | 显示全部楼层
本帖最后由 夏宇闻 于 2012-5-15 06:02 编辑
夏老师您好:
我想做个很小的实验,左边进,右边出,但是要用到长线,该如何编写Verilog
选择长线还是短线 ...
117454615 发表于 2012-5-14 10:57

您是指设计一个从一个引脚到另一个引脚的连线?
如果用Verilog写模块,其中只有一句话。module linkwire( input wire a, output wire b) ;
                                                              assign b = a ;
                                                   end module
定义引脚与a、b的连接后,其 连线是在综合布局布线后自动分配的。您可以用工具观察它是如何分配资源连接的。您也可以自己动手改动布线。
117454615 发表于 2012-5-15 12:47:33 | 显示全部楼层
回复 325# 夏宇闻


感谢您的回复
是这样子的,我昨天看了有个第二全局线,好像说只有24跟。我准备做的实验室有40input,40output,input和output分别连在最左边和最又边的clb,左边和右边的clb再用长线相连接
tjy389945230 发表于 2012-5-31 15:21:10 | 显示全部楼层
夏老师你好    我调用了2次altgx模块  , 2次调用的模块 输入时钟都是一样的, 但是出现“同源”错误 ,怎么解决啊  
Error (167005): Can't assign I/O pad "dataout" to PIN_AT4  because this causes failure in the placement of the other atoms in its associated channel
        Error (167009): Quartus II software cannot combine the following GXB Central control unit(s) due to inconsistent parameters and/or input connections
                Error (21087): Input port "DPRIOIN" must be driven by the same source
gaiya111 发表于 2012-6-1 17:13:54 | 显示全部楼层
夏老师  你好 我用FPGA  ep3c10f484i7输出3.3V电平 接到北京北方华虹微系统有限公司的BHD-2P2/2P4的驱动器后,FPGA所有输出引脚的电平被拉高到4.5V以上,请问是什么原因,有没有什么方法可以解决
夏宇闻 该用户已被删除
夏宇闻 发表于 2012-6-3 15:54:00 | 显示全部楼层
夏老师你好    我调用了2次altgx模块  , 2次调用的模块 输入时钟都是一样的, 但是出现“同源”错误 ,怎么 ...
tjy389945230 发表于 2012-5-31 15:21

实例引用相同的参数化模块库中的组件一定要给引用块命名不同的块名,另外输入输出引脚如果共享,一定要有合理的分配结构,并分配好时序。它不是软件是硬件,头脑中必须有明确的概念。否则综合不可能通过。
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-11-16 01:37 , Processed in 0.077307 second(s), 18 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表