集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
楼主: 老怪甲

Verilog实现的DDS正弦信号发生器和测频测相模块

[复制链接]
fpga_feixiang 发表于 2022-3-20 17:05:31 | 显示全部楼层
666666666666666666666
嘿哈嘿哈哈 发表于 2023-1-7 09:08:18 | 显示全部楼层
Verilog实现的DDS正弦信号发生器和测频测相模块
dameihuaxia 发表于 2023-1-9 09:27:54 | 显示全部楼层
蓝牙主机在Nios II的设计与实现
http://www.fpgaw.com/forum.php?m ... 5&fromuid=58166
(出处: fpga论坛|fpga设计论坛)
嘿哈嘿哈哈 发表于 2023-1-10 09:48:24 | 显示全部楼层
Verilog实现的DDS正弦信号发生器和测频测相模块
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-7-20 23:59 , Processed in 0.071945 second(s), 17 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表