集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2864|回复: 1

Altera Stratix III FPGA的LVDS I/O支持SGMII

[复制链接]
老怪甲 该用户已被删除
老怪甲 发表于 2010-4-8 20:49:47 | 显示全部楼层 |阅读模式
本帖最后由 fpgaw 于 2011-1-27 05:49 编辑

与三速以太网物理层器件无缝接口

2008年5月7号,北京—— Altera 公司 (NASDAQ: ALTR) 今天宣布 , Stratix®III FPGA 在其 LVDS I/O 上支持串行千兆位介质无关接口 (SGMII)。Stratix III LVDS I/O 的接口速率达到 1.25 Gbps ,满足 SGMII 严格的抖动性能要求,支持 不含收发器的 三速以太网 (10/100/1000 Mbps) 接口。 Stratix III FPGA 是业界首款在 LVDS 引脚上支持千兆以太网 SGMII 的可编程逻辑器件,降低了每个器件的成本和功耗,提供更多的接口。

Stratix III FPGA 的 SGMII I/O 支持器件通过小外形 可 插拔 (SFP) 光模块来连接千兆以太网端口。用户使用 Stratix III FPGA 的 LVDS 通道,可以在多端口应用中集成较多的千兆以太网通道,例如 96 端口 SGMII 交换机等。

Altera 公司高端产品营销资深总监 David Greenfield 评论说:“Stratix III FPGA 前所未有的同时实现了低功耗、高性能和大容量, 大大提高了 客户 端 的价值。 Stratix III FPGA LVDS I/O 的高速数据以及低抖动性能为固网应用提供了高性价比的 SGMII 千兆以太网接口。”

Stratix III FPGA LVDS 通道之所以能够支持千兆以太网 SGMII ,是因为其体系结构具有较低的抖动,支持动态相位对齐 (DPA) 和软核时钟数据恢复 (CDR) 模式。软核 CDR 在可编程架构中以 IP 的形式实现,从嵌有时钟的数据中提取时钟,支持 SGMII 。
zxopenljx 发表于 2022-11-9 11:17:45 | 显示全部楼层
Altera Stratix III FPGA的LVDS I/O支持SGMII
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-11-28 13:37 , Processed in 0.059811 second(s), 22 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表