集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2899|回复: 3

请问各位verilog:运算精度为17比特,其中符号位1比特,整数部分7比特,小数部分9比特

[复制链接]
vvt 发表于 2010-5-24 18:58:30 | 显示全部楼层 |阅读模式
请问各位verilog如何实现以下这个功能:
运算精度为17比特,其中符号位1比特,整数部分7比特,小数部分9比特。迭代方程组如下:
x(i+1)=a*x(i)+b*y(i)
y(i+1)=c*x(i)+d*y(i)+e*x(i)*y(i)
如果初值分别都知道,迭代次数也知道,如何用verilog实现?我拿到后想来好久,都不知道怎么办,请大家多帮忙.万分感谢.
fpgaw 发表于 2010-5-24 19:00:34 | 显示全部楼层
用一个计数器,存放迭代次数
fpgaw 发表于 2010-5-24 19:03:10 | 显示全部楼层
你定义一个谜快算XI*YI
weibode01 发表于 2010-11-9 11:07:30 | 显示全部楼层
高手。。。。。
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-12-27 01:08 , Processed in 0.057913 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表