|
尊敬的贵宾:
您好!
针对日趋复杂的FPGA设计,FPGA用户对于设计软件的要求与日俱增,传统OEM版本的设计工具已经无法满足使用者对于工具软件运行速度, 调试功能以稳定度的要求。
Mentor Graphics 公司推出的ModelSim/Questa是业界最优秀的混合语言仿真器,提供最友好的环境,是FPGA设计的RTL级和门级电路仿真的首选。ModelSim DE是单一内核支持VHDL和Verilog混合仿真的仿真器,在最新版本的ModelSim DE当中, 提供了以往仅仅在ASIC仿真工具所涵盖的高级调试功能.帮助用户快速完成复杂的FPGA设计以及验证工作. ModelSim DE更针对使用者对于断言(Assertion)的需求提供了标准支持。使用者可以通过IEEE标准的SystemVerilog或是PSL语言来施行以断言为基础的验证方式(Assertion-based Verification)。
Questa是Mentor Graphics公司基于多项行业领先技术、支持业界所有标准、面向复杂大规模FPGA/ASIC/SoC验证而推出的完整的验证平台,Questa是业界领先的高性能高容量的验证解决方案。同默认的调试模式相比,Questa的高性能模式能够提高Verilog/SystemVerilog和VHDL/Verilog混合RTL仿真性能超过5倍,也可以将门级性能提升4倍,并且将仿真容量提升超过2倍。
随着ModelSim DE / Questa新版本的推出,能够充分帮助FPGA使用者提高除错工作上的效率,提升仿真速度,更是把FPGA设计的仿真软件提高到另外一个层次。
Mentor Graphics公司诚挚邀请您参加本次研讨会, 一同来了解全新的ModelSim DE/ Questa 能够如何帮助简化你日常复杂繁琐的FPGA设计流程。
会议日程
时间 内容摘要
13:00--13:30 签到
13:30--14:10 最强大的FPGA仿真工具 - 新版ModelSim DE简介
14:10—15:00 ModelSim DE的全新代码覆盖率 (Code Coverage) / 众多ASIC等级高级调试功能介绍
15:00:--15:20 茶歇
15:20--16:00 最容易跨入的高级验证方法学 - 以断言为基础的验证方式 (Assertion-Based Verification)
16:00--16:30 Questa -集成众多高级验证方法学的验证平台
16:30--17:00 交流及幸运抽奖
演讲者介绍
Derek Jao
熟悉FPGA以及ASIC设计验证的流程,在超过十年的实践经验当中,了解到大多数客户在设计流程以及验证流程上面可能遭遇的困难以及有效的解决方式,搭配Mentor提供的工具,在亚太地区帮助众多客户成功建立了FPGA以及ASIC验证环境。拥有台湾交通大学资讯工程硕士学位。
注 册 回 执
联系方式
柳君霞 Darcy Liu
Tel:021-6231 6816
Fax:021-6231 6817
Email:darcy_liu@basicae.com
贝思科尔软件技术有限公司
BasiCAE Software Technology □ 我将参加 上海 研讨会 7月13日
姓名:_ _ _ _ _ _ _ _ _ _ _ 部门:_ _ _ _ _ _ _ _ _ _ _
电话:_ _ _ _ _ _ _ _ _ _ _ 职位:_ _ _ _ _ _ _ _ _ _ _
传真:_ _ _ _ _ _ _ _ _ _ _ 邮编:_ _ _ _ _ _ _ _ _ _ _
邮件:_ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _
公司:_ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _
地址:_ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _
Limited
上海 2012年7月13 日 (星期五) 13:00-17:00
上海华亭宾馆 荟景厅(三层)
上海市徐汇区漕溪北路1200号(上海体育馆对面)
交通指南:可乘坐地铁一号线、三号线、四号线到上海体育馆站;也可乘坐公交43、927、15、824、926、816、754、50、946、984、985、徐闵线等到上海体育馆站。
会议席位有限,请尽快报名,您的席位将以确认函为准。同时,每位来宾都能得到一份精美礼品,会议期间还将抽出苹果IPAD幸运大奖,祝您好运!
报名方式:邮件或传真 报名截止日期:7月12日 我们期待您的参加!
祝颂商褀!
Mentor Graphics
2012年6月 |
|