集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2223|回复: 1

请教关于状态机和计数器延时的配合

[复制链接]
HANG 发表于 2010-6-26 01:44:14 | 显示全部楼层 |阅读模式
本帖最后由 fpgaw 于 2010-11-19 06:40 编辑

在做一个题目,要求用fpga驱动ds18b20温度传感器。用VHDL写,我的初步想法大概是这样的,用状态机调用一个计数器做延时,这个计数器是多个状态机共用的,每次调用的时候先清零计数器,然后延时到需要的时间。清零信号由状态机提供。但是我有些问题想不明白,这个清零信号怎么产生又怎么在几个时钟周期内清除,请大家指点。或者这样的结构应该怎么做比较合理
HDL 发表于 2010-6-26 02:57:16 | 显示全部楼层
很简单啊,需要几个周期的延迟,写几个状态,在第一个状态中赋值flag(1),状态转移在最好一个状态赋值flag(0)。然后你根据flag为(0)信号.....明白不?
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-12-23 23:43 , Processed in 0.065442 second(s), 23 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表