集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2401|回复: 4

EPM1270管脚未定义

[复制链接]
HDL 发表于 2010-6-26 00:45:19 | 显示全部楼层 |阅读模式
本帖最后由 fpgaw 于 2010-7-18 13:40 编辑

DSP是2407,外扩了CY7C1021VC33-12,现在用仿真器运行程序读写外部SRAM中的数据,发现外部RAM中的D7这根数据线有问题:当A12为0时,D7读写都正常;当A12为1时,D7只能读出为1,用示波器观察,写SRAM时有D7=0写入,但在读出时一直为1。对外扩的程序SRAM读写也是一样:分配到8800H-9000H间的都可以正常写入,但从9000H开始的1000H空间就不正常(A12=1)。

以上可以判断是SRAM损坏吗?我板子上有一块MAXII的CPLD,开始没有调试,端口一直没有定义,DSP的所有地址线和数据线都和它连接,所以DSP和CPLD一开始都很烫,后来定义了逻辑和端口就不烫了。


为什么端口没有定义会使CPLD很烫,像所有的管脚都在短路
HANG 发表于 2010-6-26 01:14:13 | 显示全部楼层
他的ufm是用来干什么的
CHANG 发表于 2010-6-26 02:00:59 | 显示全部楼层
应该不是这个原因,跟未定义引脚没多大关系
VVC 发表于 2010-6-26 03:02:30 | 显示全部楼层
请设置CPLD没有使用的引脚为输入三态,估计是因为默认的的CPLD的unuse pin 为接地,所以才发热
CHANG 发表于 2010-6-26 03:18:20 | 显示全部楼层
因为是总线被占用了
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-12-24 00:12 , Processed in 0.057919 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表