|
中国,北京 - 2013年5月30日 - 高性能模拟与混合信号IC领导厂商Silicon Labs (芯科实验室有限公司, NASDAQ: SLAB)今日宣布推出新型晶体振荡器(XO)系列产品,可为10G、40G和100G云计算和网络设备应用提供超低抖动参考定时。新型Si535和Si536 XO采用Silicon Labs经过市场验证的DSPLL技术,提供无与伦比的性能、稳定性和灵活度,非常适用于10/40G数据中心核心/接入交换机、存储区域网络设备、安全路由器、企业交换机/路由器,以及电信级以太网交换机和路由器等应用。
为了满足基于云计算服务的迅速增长需求,数据中心设备过渡到更高速率串行数据传输,通常为10G或更快。另一个显著趋势是把交换、存储和计算资源合并成少数部件,以最大限度提高能源效率。以上趋势使具有高速串并转换(SerDes)技术的处理器、以太网交换机IC和FPGA要求更低的抖动定时参考。Silicon Labs Si535/536振荡器提供超低抖动和±20ppm稳定性,完全满足最先进云计算和网络设备的需求。
Si535/536 XO为常见的以太网和光纤通道参考频率提供极佳的抖动性能,在10kHz-1MHz时,抖动有效值小于200fs。Si535/536振荡器工作在2.5V和3.3V电压下,支持LVDS和LVPECL输出格式,可提供±20ppm和±31.5ppm总体稳定性,并且能简单的连接各种处理器、交换机、PHY和FPGA。与Silicon Labs Si533xx差分时钟缓冲器配合使用时,Si535/536 XO为需要多个高性能参考时钟的SoC提供低抖动时钟生成和分发。
Si535/536振荡器采用Silicon Labs DSPLL专利技术,在高速差分频率下可提供低抖动时钟。传统XO在每一个输出频率上都需要不同的晶体,而Si535/536 XO采用相同固定频率晶体,提供超级稳定性和可靠性,并利用DSPLL IC生成任意输出频率。此外,DSPLL时钟合成器提供极佳的电源噪声抑制能力,在数据中心和网络系统中噪声环境下更加容易生成低抖动时钟。
基于DSPLL技术的振荡器可提供任何输出频率,与其他公司低抖动XO不同,其无需切割和调谐特定的三次谐波(OT)晶体或表面声波(SAW)器件。Silicon Labs基于混合信号IC的工艺流程还能加快工厂可编程产品的交货时间,解决定制振荡器交货时间长的问题。Si535/536 XO样品可于两周内交货,为高性能频率控制行业提供最短交货时间。
Silicon Labs副总裁暨定时产品总经理Mike Petrowski表示:“云计算交换机、路由器和存储设备过渡到更高速率的串行数据链路,因此对高性能定时的需求不断提高。我们把优异的性能、简单的器件定制和高效的生产流程相结合,可为标准的和定制的任意频率XO提供最短最可靠的交付周期,帮助客户缩短产品设计时间,解决令人头疼的供应链问题。”
|
|