集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2762|回复: 2

在ISE11.5下面OK的工程,用ISE12.3编译,提示这个错误?

[复制链接]
IPO 发表于 2010-10-11 14:24:53 | 显示全部楼层 |阅读模式
本帖最后由 fpgaw 于 2010-11-19 19:14 编辑

在ISE11.5下面OK的工程,用ISE12.3编译,提示这个错误?
请教一下是啥问题 ?
 楼主| IPO 发表于 2010-10-11 14:25:07 | 显示全部楼层
LIT:641 - RAMB8BWER symbol "U_DDR3_IF/U_USER_IF/U_FIFO_DDR_RD/BU2/U0/grf.rf/mem/gbm.gbmg.gbmga.ngecc.bmg/blk_mem_generator alid.cstr/ramloop[0].ram.r/s6_noinit.ram/SDP.SIMPLE_PRIM9.ram" has RAM_MODE set to SDP, but DATA_WIDTH_A and DATA_WIDTH_B are not both set to 36. DATA_WIDTH_A and DATA_WIDTH_B are required to be set to 36 when RAMB8BWER is used in simple dual port mode.
 楼主| IPO 发表于 2010-10-11 14:25:22 | 显示全部楼层
貌似提示RAM接口的宽度问题
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-4-20 07:19 , Processed in 0.065359 second(s), 24 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表