集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1938|回复: 0

cr_divider 低延迟分压器

[复制链接]
王建飞 发表于 2014-4-11 09:43:33 | 显示全部楼层 |阅读模式
描述

这个IP核是一个低延迟分压器,它通过缓存倒数的值,然后使用乘法执行划分而不是通常的除法运算。在每次遇到除数的时候,会把除数的倒数计算出来,而且这之间的间隔周期是相同的。接下来的相同时间间隔内,倒数会被预先计算出来。倒数会被存储在一个小的类似处理器的数据缓存的高速缓冲存储器中。

A / B 和 A* 1 / B是等效的

在许多情况下,除数'B'是相同的循环内。 1 / B基本上可以看作一个常数;那么完成所有运算就只用到乘法。如在这个例子中,只需要使用三个周期,倒数就可以从高速缓存中被找到并执行计算。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-12-23 18:29 , Processed in 0.057272 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表