集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2114|回复: 5

Altera MAX10 FPGA 首发进阶教程

[复制链接]
apuda022 发表于 2014-12-8 15:53:38 | 显示全部楼层 |阅读模式
本帖最后由 apuda022 于 2014-12-8 15:57 编辑



【上部】
课程简介:

Altera的MAX 10 FPGA 是集成了闪存、ADC、RAM和DSP功能的革命性可编程器件,由此带来了单芯片、双配置解决方案。目前为止,非易失FPGA和CPLD只能存储一个配置镜像。如果您需要第二个镜像,那就不得不将其存储在外部闪存器件中。第一次,MAX 10 FPGA 为您提供了能够存储两个配置镜像的一片管芯闪存。现在,您不需要占用空间而且增加成本、降低速度的外部闪存器件了。

在我们深入了解Altera的下一代低成本可编程器件之前,让我们暂停一会儿,思考一下Altera作为全世界创新领导者所带给我们的价值。我们为客户提供了FPGA业界最全面的系列器件:MAX品牌的CPLD,包括低成本Cyclone FPGA、中端Arria FPGA和高性能Stratix FPGA在内的各种FPGA。我们还提供Enpirion电源调节器模组以及FPGA配置器件。

在10M04以及更大的器件中,MAX 10 FPGA配置闪存(CFM)可以存放两个FPGA镜像。与需要外部组件进行配置的FPGA相比,在FPGA中集成配置闪存缩短了启动时间,也减小了电路板空间,减少了材料表。而且,采用内部配置存储,由于没有裸露的配置接口,所以提高了安全性。配置过程在内部进行配置,因此,黑客很难截获配置过程。此外,由可信NOR闪存来构建CFM。

可编程逻辑一般用作胶合逻辑,连接电路板上的大量数字逻辑器件,这些器件通常有不同的I/O标准、电压电平和协议。这里列出了我们I/O特性的很多优势。MAX 10 FPGA支持多种I/O标准和特性,因此,与其他可编程逻辑方案相比,Altera是最佳选择。



本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| apuda022 发表于 2014-12-8 15:54:05 | 显示全部楼层
本帖最后由 apuda022 于 2014-12-8 15:59 编辑



【中部】www.moore8.com/courses/372
课程简介:

MAX 10 FPGA是下一代非易失可编程器件。这一新系列产品结合了双配置闪存、模拟模块和ADC、温度传感器、存储器接口,以及用于信号处理的DSP模块,实现了革命性的非易失集成功能。现在已经发售MAX 10 FPGA及其套件。现在还提供设计工具、IP、解决方案和价格低至30美元的套件,以帮助您开始工作。

MAX 10 FPGA的4个PLL分布在器件角上:10M08以及密度更小的器件有2个PLL,10M16以及密度更大的器件有4个PLL。MAX 10 FPGA系列有20个全局时钟网络。密度较小的器件有10个全局时钟网络,而10M16以及密度更大的器件提供了20个全局时钟网络。所有这些时钟网络都提供来自PLL输出或者全局时钟引脚的动态源时钟选择。

模拟模块支持两种不同的功能,模数转换器(ADC)和温度检测二极管(TSD)。每个ADC支持每秒1百万次采样,有18路模拟输入。输入包括16个通道,是与GPIO共享的两用引脚,还有1个专用通道,1个ADC1的专用温度检测二极管。两用输入可以用作FPGA逻辑的I/O,也可以用作模拟模块的输入。两个特殊的专用输入引脚具有更高的质量和精度。模拟预定标器也有这两路输入,支持测量比额定输入电平更高的模拟信号。




本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| apuda022 发表于 2014-12-8 15:54:20 | 显示全部楼层
本帖最后由 apuda022 于 2014-12-8 15:59 编辑



【下部】www.moore8.com/courses/373
课程简介:

MAX 10 FPGA集成了大容量嵌入式存储器模块。这一闪存被分成了两个独立的区域,用户闪存UFM以及配置闪存CFM。此次培训重点介绍MAX 10 UFM。UFM是通用闪存,适用于很多应用,包括基于传感器应用的数据存储、普通高速暂存器、用于DSP初始化的RAM模块、查找表,以及滤波类型的应用,还适用于Altera Nios II软核处理器的代码空间应用。如此高的集成度使得MAX 10成为优秀的单芯片处理平台。

提供市场上唯一的双配置、单芯片解决方案,设计不但具有通用性而且尽可能保证了安全性。这意味着,由于器件在一个单片管芯中含有闪存和SRAM,因此MAX 10 FPGA具有基本的设计保护功能。配置比特流受到保护,防止外部攻击或者拦截。这是市场上能够在单片管芯上实现闪存存储两个设计的唯一FPGA产品。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
zxopenljx 发表于 2020-5-28 14:21:46 | 显示全部楼层
Altera MAX10 FPGA 首发进阶教程
hellokity 发表于 2020-5-28 16:39:49 | 显示全部楼层
Altera MAX10 FPGA 首发进阶教程
zxopenljx 发表于 2023-9-10 17:13:27 | 显示全部楼层
Altera MAX10 FPGA 首发进阶教程
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-11-27 19:45 , Processed in 0.062517 second(s), 21 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表