集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 3487|回复: 8

FPGA推升系统电源效率

[复制链接]
小舍YZ 发表于 2017-3-23 11:24:10 | 显示全部楼层 |阅读模式
FPGA推升系统电源效率

    继手机之后,智慧眼镜、智慧手表等穿戴式装置可望将系统耗电规格推向新的里程碑,因而也刺激小封装、低功耗的现场可编程闸阵列(FPGA)导入需求,以扮演显示器、I/O和相机子系统与主处理器之间的桥梁,协助分担耗电量较高的处理器运算量,进而降低系统功耗。

    莱迪思(Lattice)半导体台湾区总经理李泰成表示,相较于采用数千毫安时(mAh)锂电池的手机,穿戴式装置在系统空间限制下,大多仅能搭载600mAh以下容量的锂电池,但却要提供数日以上的续航力,导致系统业者为如何「省电」这件事伤透脑筋。由于业者发现时脉较高的主处理器对穿戴式装置功耗影响甚钜,因此开始扩大导入微控制器(MCU)或FPGA等协同处理器,以减少主处理器开启的频率。

    李泰成指出,基于协同处理器的设计概念,FPGA因具备大量平行运算及可编程特色,可应付显示器、I/O和相机子系统等资料量较大的应用(图4),相较于MCU更能突显系统节能效益,正日益受到系统厂青睐。为进一步提高FPGA在穿戴式装置市场的渗透率,莱迪思也积极耕耘更小型化的FPGA封装技术,进而缩减晶片成本、耗能和占位空间。

    另一方面,FPGA亦可藉由软体编程功能,帮助系统厂快速实现所需的创新功能,毋须耗时打造高成本的特定应用积体电路(ASIC)。李泰成认为,对穿戴式装置设计而言,FPGA不仅能推升系统电源效率,亦是加速新功能商用的推手,可望逐渐在市场上崭露锋芒。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
晓灰灰 发表于 2017-3-23 13:39:19 | 显示全部楼层

FPGA推升系统电源效率
我是一只小小鸟 发表于 2017-3-23 13:42:16 | 显示全部楼层
在市场上崭露锋芒
wuli韬韬 发表于 2017-3-23 13:44:47 | 显示全部楼层
业者发现时脉较高的主处理器对穿戴式装置功耗影响甚钜
wuli韬韬 发表于 2017-3-23 13:52:46 | 显示全部楼层

FPGA推升系统电源效率
大鹏 发表于 2017-3-23 15:12:04 | 显示全部楼层
莱迪思也积极耕耘更小型化的FPGA封装技术,进而缩减晶片成本、耗能和占位空间。
星坠天际 发表于 2017-3-24 08:58:48 | 显示全部楼层

          FPGA推升系统电源效率
zxopenljx 发表于 2021-3-3 11:33:19 | 显示全部楼层
FPGA推升系统电源效率
zxopenljx 发表于 2024-8-25 18:00:14 | 显示全部楼层
FPGA推升系统电源效率
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-12-23 19:29 , Processed in 0.062873 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表