集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 3141|回复: 5

串并转换

[复制链接]
4798345 发表于 2017-6-22 17:41:07 | 显示全部楼层 |阅读模式
串并转换:

并转串的设计思想:首先准备好一组寄存器,把需要发送的数据(并行数据)放到这个寄存器组里面,然后通过位拼接的移位方式把这个并行的数据一位一位地发送给接收端,同时拉高标志位信号en,当全部数据发送完之后,再把标志信号en拉低。
晓灰灰 发表于 2017-6-23 09:51:47 | 显示全部楼层
串并转换:
晓灰灰 发表于 2017-6-23 09:52:03 | 显示全部楼层
并转串的设计思想:首先准备好一组寄存器,把需要发送的数据(并行数据)放到这个寄存器组里面,然后通过位拼接的移位方式把这个并行的数据一位一位地发送给接收端,同时拉高标志位信号en,当全部数据发送完之后,再把标志信号en拉低。
陈飞龙 发表于 2017-6-28 08:59:03 | 显示全部楼层
串并转换:将接收的单比特的数据存放进一个寄存器中,串行输入并行输出
saddyxia 发表于 2017-8-21 11:01:46 | 显示全部楼层

感谢楼主分享
 楼主| 4798345 发表于 2017-8-23 16:09:38 | 显示全部楼层

不客气的            
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-12-24 00:22 , Processed in 0.059597 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表