集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1627|回复: 3

美高森美宣布提供其最低功耗、成本优化 中等规模PolarFire FPGA的工程样品

[复制链接]
芙蓉王 发表于 2017-7-23 09:28:51 | 显示全部楼层 |阅读模式
致力于在功耗、安全、可靠性和性能方面提供差异化半导体技术方案的领先供应商美高森美公司(Microsemi Corporation,纽约纳斯达克交易所代号:MSCC)宣布其PolarFire™可编程逻辑器件(FPGA)工程样品接受订购。PolarFire FPGA系列提供最低功耗、成本优化的中等规模器件,涵盖100K至500K逻辑元件(LE)。已经提供给指定关键客户的PolarFire™评估套件,现在也可从公司及其分销频道进行订购。此外,美高森美的Libero™ SoC PolarFire设计套件已经随1.1版Service Pack 1更新,不仅使广泛的客户群能够开展设计项目,并提供关键的快速演示设计,用于快速评估和原型制作。

美高森美的PolarFire FPGA ES带有12.7G收发器,与竞争性中等规模FPGA产品相比,功耗降低高达50%,自2月起已经提供给早期使用计划(EAP)客户。FPGA产品系列适合广泛的应用范围,涵盖有线接入网络和蜂窝基础设施、国防和商用航空市场,以及包括工业自动化和物联网 (IoT)市场的工业 4.0应用。

美高森美SoC产品部营销高级总监Shakeel Peera表示:“继2月份成功将第一批ES器件和硬件套件提供给我们的早期使用及精选一级客户用于系统集成和高级评估之后,我们很高兴达到PolarFire系列的另一个关键里程碑 ── 向更广泛的客户群提供ES和高性能评估平台。这款评估套件的推出,使客户能够移植复杂设计和测试高级特性,包括12 Gbps包协议、高速DDR3/4存储器接口及通用输入/输出(IO),以及复杂信号和波形处理,这些都是我们的业界最低功耗、成本优化的中等规模FPGA所具备的特性。”

现在,可以提供多个演示参考设计,其中包括针对PolarFire评估套件的Libero SoC PolarFire的全部设计文件,涵盖JESD204B接口、PCI Express (PCIe) 端点、10GBASE-R以太网环回、DSP FIR滤波器和多数据率收发器演示。我们并计划在接下来的几个月陆续推出更多参考设计。

美高森美的PolarFire评估套件是一个综合平台,用于评估公司最新推出的PolarFire FPGA,非常适合高速收发器评估、10Gb以太网、IEEE™ 1588、JESD204B、同步以及网(SyncE)和CPRI。该解决方案理想用于广泛的终端市场和应用,包括通信(高速收发器评估,全双工12.7 Gbps SerDes通道测试、SyncE和1588应用,及双千兆以太网RJ45解决方案),工业(PCIe边缘检测,及SyncE和1588应用),及航空和国防(加密和信任根,安全无线通信应用,飞机联网,及执行器和控制)。这款评估套件的特性是高引脚数FPGA夹层卡(FMC)、多个表面贴装组件 (SMA)、PCIe、双千兆以太网RJ45、小型可插拔(SFP) 模块、DDR4和USB。

美高森美的Libero SoC PolarFire 设计套件为客户提供更多设计支持,通过其全面、简单易学、容易采纳的开发工具,用于美高森美PolarFire FPGA的设计,能够提供高效率。该套件包括全面的设计流程,具有Synopsys SynplifyPro合成和拥有业界最佳约束管理的Mentor Graphics ModelSim混合语言仿真,以及美高森美的差异化FPGA调试套件SmartDebug。SmartDebug工具采用内置专用信号探针来实现硬件调试,提供包括现场芯片调试、不需要其它FPGA资源、缩减FPGA设计调试周期及实现LE和存储块读写能力等优势。v1.1 SP1的发布包括更快的运行时间、DDR3支持,及支持先进的10 Gbps收发器协议,以及用于信号完整性高级模拟的IBIS算法建模接口(AMI)模型。
星宇 发表于 2017-7-23 10:08:31 | 显示全部楼层
在功耗、安全、可靠性和性能方面提供差异化半导体技术方案
zxopenljx 发表于 2021-3-21 19:11:15 | 显示全部楼层
美高森美宣布提供其最低功耗、成本优化 中等规模PolarFire FPGA的工程样品
zxopenluyutong 发表于 2021-3-22 09:45:10 | 显示全部楼层
美高森美宣布提供其最低功耗、成本优化 中等规模PolarFire FPGA的工程样品
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2024-11-29 05:39 , Processed in 0.063909 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表