集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 869|回复: 2

硬件设计之配置基本原理

[复制链接]
小舍YZ 发表于 2017-7-25 14:54:17 | 显示全部楼层 |阅读模式
硬件设计之配置基本原理

RAM-Based FPGA由于SRAM工艺的特点,掉电后数据会消失。
因此,每次系统上电后,均需对FPGA进行配置。对于Altera的FPGA,配置方法可分为:专用的EPROM (Configuration EPROM)、PS(Passive serial 无源串行)、PPS(Passive parallel synchronous 无源同步并行)、PPA(Passive parallel asynchronous 无源异步并行)、JTAG(不是所有器件都支持)。

采用PS方式对FPGA进行配置,是基于如下几个方面的考虑:

1. PS方式连线最简单
2. 与Configuration EPROM方式可以兼容(MSEL0、1设置不变)
3. 与并行配置相比,误操作的几率小,可靠性高

只需利用CPU的5个I/O线,就可按图 1所指示的时序对FPGA 进行PS方式的配置。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
星宇 发表于 2017-7-26 09:19:28 | 显示全部楼层
硬件设计之配置基本原理
晓灰灰 发表于 2017-7-26 09:51:41 | 显示全部楼层
硬件设计之配置基本原理
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-4-20 12:40 , Processed in 0.076007 second(s), 21 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表